用于全色度屏幕内容的混淆色度采样率高效视频编码
2019/11/15 15:53:06 4.87MB 研究论文
1
在FPGA里面实现DAC8830的驱动程序,能够调理采样率,并且有SPI的发送和接受的时序代码,里面设置了发送缓冲buffer,通过乒乓实现的,数据连续。
数据来源是DSP6678的SPI口发送给FPGA的。
2017/3/1 10:13:03 8.41MB Verilog FPGA DAC8830 SPI
1
中科院自动化所录制的情感语料库,数据库包括奖金10000条语音。
发音为中文数据库包括angry、fear、happy、neutral、sad和surprise六种情绪,四个演员对300句相反文本和100句不同文木进行朗诵。
收集的语音信号基本是纯净无噪声的,以16000khz采样率,16bit,pcm格式存储。
2020/10/9 3:03:54 46.57MB 语料库
1
声响信号的采集、加噪,再滤波[y,Fs,bits]=wavread('D:\q.wav');%读出信号,采样率和采样位数。
y=y(:,1);%取单声道作分析yl=length(y)%求语音信号长度yy=fft(y,yl);%傅里叶变换t=[0:1/8000:4zeros(1,yl-32001)]';m=0.07*sin(10000*pi*t);%产生噪声n=y+m;%加入噪声nl=length(n)%求语音信号长度nn=fft(n,nl);%傅里叶变换figure(1);subplot(2,1,1);plot(n);title('噪声信号波形')subplot(2,1,2);plot(y);title('原信号波形')figure(2);subplot(2,1,1);plot(abs(nn));title('噪声信号频谱');subplot(2,1,2);plot(abs(yy));title('原信号频谱');sound(n,fs)
2015/4/5 18:03:24 426KB matlab IIR滤波器 课程设计报告
1
1000个12导联ECG心电图数据集,600例有标签,400例用于测试。
采样率为500Hz。
MAT格局
2017/3/1 10:15:04 70.69MB EC
1
对语音信号的采集、分析、处理与报表生成等。
语音信号由计算机进行分析和处理,在程序中通过设置采样点和采样率,对数据进行时域和频域的分析、处理。
零碎软件具有滤波选择,分为低通,高通,带通滤波。
同时也具有开始采集,停止采集,报表生成,停止等功能。
语音信号采集模块由配置声音输入控件、读取声音输入控件、滤波器控件、比较控件、选择结构、循环结构等构成。
程序的主体为:配置声音输入——开始采样——滤波——数据输出。
2021/4/15 19:28:47 145KB LabVIE 语音识别
1
使用正点原子STM32F407探索者开发板实现TIMER3触发DMA+DAC波形数据采集使用TFT屏幕显示波形实现简易示波器功能1、采样率最高500kHz定时器两微秒触发一次ADC转换(168M时钟下ADC应该还能更快但现在暂时没办法让它速度更快了)2、定时器3触发ADC转换DMA读取数据并DMA中断刷新波形刷点能达到60Hz以上刷线只能达到26Hz左右3、KEY_UP运行停止状态切换KEY1KEY2增加减小功能KEY2时基触发电平选择PF9DMA中断指示PF10主程序运行指示PA5ADC数据输入4、稳定波形使用触发触发点设置为屏幕中心下降沿触发测频使用两个下降沿间隔时间计算就算是简易的也做得太不好了许多关键问题处理不了对于我来说改进空间还非常大
2020/3/3 21:29:39 4.41MB 简易示波器 STM32F407
1
基于VC6.0(MFC)的对声卡音频数据采集,及时显示波形。
可以设置采样率、声道、采样位数等参数
2022/9/6 10:26:21 7.08MB 声卡 数据采集
1
介绍了一种最大采样率可达1GS/s的新型双通道并行8位高速A/D转换器AT84AD001的功能特点。
该器件具有多种模拟输入和时钟输入方式,可实现多功能的数据采集电路方案。
详细描述了AT84AD001在并行交错模式下的工作原理,并介绍了其在2GHz信号采集系统中的应用,给出了设计方案和AT84AD001与FPGA的接口框图。
2022/9/6 4:22:11 672KB ADC AT84AD001 LVDS 信号采集 FPGA
1
介绍了一种最大采样率可达1GS/s的新型双通道并行8位高速A/D转换器AT84AD001的功能特点。
该器件具有多种模拟输入和时钟输入方式,可实现多功能的数据采集电路方案。
详细描述了AT84AD001在并行交错模式下的工作原理,并介绍了其在2GHz信号采集系统中的应用,给出了设计方案和AT84AD001与FPGA的接口框图。
2022/9/6 4:22:11 672KB ADC AT84AD001 LVDS 信号采集 FPGA
1
共 71 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡