快速傅立叶变换(FFT)作为时域和频域转换的基本运算,是数字谱分析的必要前提。
传统的FFT使用软件或DSP实现,高速处理时实时性较难满足。
FPGA是直接由硬件实现的,其内部结构规则简单,通常可以容纳很多相同的运算单元,因而FPGA在作指定运算时,速度会远远高于通用的DSP芯片。
FFT运算结构相对比较简单和固定,适于用FPGA进行硬件实现,并且能兼顾速度及灵活性。
本文介绍了一种通用的可以在FPGA上实现32点FFT变换的方法。
2023/3/4 19:51:44 8.08MB fpga 傅里叶变换(FFT)IP核
1
针对Win8/Win8.1/Win10中,Vivado例化MIG核时报错退出的情况,笔者在此为大家提供一个DDR的模板工程。
此工程目标开发板是Nexys4DDR,并且已经包含相应的DDR2IP核。
各位可以根据实际使用需要更改参数或者例化DDR3、LPDDR2的IP核。
2023/2/12 18:16:15 64.88MB Xilinx Vivado DDR
1
开发板是DigilentNexys_Video开发板,程序的基础是误点原子为其FPGA产品提供的驱动程序,由于板子硬件的不同,做了一些改动,使之能在Nexys_Video上运行。
HDMI驱动用的是Digilent提供的IP核vivado版本2018.1
2023/2/12 10:40:03 45.58MB NEXYS_VIDEO FPGA
1
VGA表现IP核(包括驱动).7z
2023/2/9 4:43:08 32KB fpga
1
verilogfir32阶低通滤波器,例化IP核的方法。
包括代码及仿真,具体运用方法见我博文。


2023/2/7 23:35:35 7.37MB fir verilog lpf
1
第1章概述 31.1SOC与SOPC技术简介 31.1.1SOC单片系统 31.1.2SOPC及其技术 31.2嵌入式系统简介 31.2.1嵌入式系统的概念与组成 31.2.2嵌入式系统的特点与应用 31.2.3嵌入式系统的发展趋势 3第2章FPGA设计基础 42.1QuartusII综述 42.1.1软件特点 42.1.2用户界面 42.2QuartusII设计流程 72.3流水灯的FPGA设计 82.4使用嵌入式逻辑分析仪进行实时测试 162.5FPGA内部存储器设计 202.6嵌入式锁相环altPLL宏功能模块调用 24第3章优化设置与时序分析 273.1Setting设置 273.2时序设置与分析 273.3分析结果查看 27第4章第三方EDA工具 284.1概述 284.2仿真工具ModelSim的使用 284.3ModelSim和QuartusⅡ联合使用 40第5章基于FPGA的DSP开发技术 415.1Matlab/DSPbuilder及其设计流程 415.2DSPBuilder的安装与注册 425.3基于MATLAB/Simulink模块的FIR滤波器设计与仿真 425.3基于IP核的FIR滤波器设计与仿真 54第6章SOPC设计基础 586.1NiosII处理器结构 586.2Avalon总线规范 696.3NiosII硬件开发 1056.4NiosII软件开发 1236.5HAL系统库 142第7章NiosII外设及其编程 1437.1PIO 1447.2UART 1497.3定时器 1557.4片内存储器 1597.5SDRAM控制器 1597.6Flash 1637.7DMA控制器 1637.8SPI 1687.9简单NIOSII系统建立 173第8章NiosII深入设计 1748.1定制NiosII用户指令 1748.2自定义Avalon从组件 1838.3NiosII多处理器系统 1838.4中缀处理 183
2023/1/25 0:07:13 4.62MB FPGA上建立SOPC
1
使用verilogHDL语言编写的串口IP核,其中的全部代码,经过波形仿真验证,内附说明文档,已经过仿真,可完满运行。
2023/1/18 15:30:06 1.75MB verilog uart ip核
1
Digilent官方的HDMIIP核rgb2dviPWM等等,HDMI的IP核经过程序验证没成绩。
2023/1/14 17:03:05 95.25MB FPGA HDMI Digilent
1
Altera系列FPGA芯片IP核详解,alteraIP核是面向Alterak可编程门阵列芯片的优化的,实现电子设计中常用功能的封装模块,关于altrea常用IP引见都在这里面了。
2019/6/6 20:52:17 209.79MB Altera系列FPGA芯片
1
提供AX7101和7102官方DDR3读写测试仿真例程实验指点,内含代码,包括IP核配置,管脚约束文件等,讲解详细,已下板测试成功,适合DDR3初学者了解和深入学习。
2019/10/3 12:44:30 89.07MB DDR3  读写测试 仿真例程 ddr3
1
共 82 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡