适合windows64位系统,下载时间2020年5月30日,适合下载速度慢的朋友们,注意以下是否和自己电脑的系统吻合。
2024/5/18 4:56:30 122.62MB Nessus
1
2.2.0TLS-[改进]BouncyCastle优化:根据协商的密码,下载速度可能会提高,并且内存不足的部分也会被重写,以使用插件的BufferPool减少GC使用率。
作为优化的一部分,该插件现在需要设置“允许'不安全'的代码”-[改进]添加了对Encrypt-then-MAC(RFC7366)扩展的使用-[改进]添加了ChaCha20-Poly1305(RFC7905密码)客户端提供的密码套件以与服务器协商-[改进]将读取缓冲区移至最低级别,以减少使用TLS时的上下文切换,将每个TLS消息的读取减半--[改进]删除了引发浏览器行为的可选错误抛出-常规-[新功能]新的计时API
2024/5/18 3:57:17 2.31MB besthttp2 unity 网络插件 WebSocket
1
安全,轻松地在PC上操作,镜像和投影您的Android手机。
支持所有品牌的Android手机:Google,HTC,华为,联想,Mi,OnePlus,Oppo,Realme,三星,索尼,Tecno,Vivo等。
大屏幕,可以在显示器上享受大屏幕的体验。
WiFi和USB:WiFi连接可提供更多便利,USB连接可提高流畅度。
多点触控:如果您可以触摸显示器屏幕,则支持手势。
更快的打字速度:在Instagram或Facebook上使用键盘可以提高打字速度。
共享剪贴板:Ctrl+C和Ctrl+V在电话和计算机之间也可以使用。
文件管理(可以通过右键菜单、在远程界面把文件拖入、在文件管理界面把文件拖入,ctrl+c电脑文件ctrl+v在我们软件实现文件上传)
1
仿照别人的matlab数字识别程序写的,改简单了,并且收敛速度更快了,具体程序解释可以看:http://blog.163.com/mark063_ai/blog/static/17765408120110382017624/欢迎到我的blog讨论人工智能方面的东西~:http://blog.163.com/mark063_ai
2024/5/13 11:22:06 11KB matlab 神经网络 数字分类 识别
1
更快地构建防弹UI组件故事书是UI组件的开发环境。
它使您可以浏览组件库,查看每个组件的不同状态以及以交互方式开发和测试组件。
查看自述文件:介绍故事书在您的应用程序外部运行。
这使您可以独立开发UI组件,从而可以提高组件重用性,可测试性和开发速度。
您可以快速构建,而不必担心特定于应用程序的依赖性。
您可以参考以下精选示例,以了解Storybook的工作方式::Storybook随附了许多用于组件设计,文档,测试,交互性等的。
使用Storybook的API,可以通过各种方式进行配置和扩展。
它甚至已扩展为支持针对移动设备的ReactNative开发。
翻译目录
1
锈铁一种计算单词错误率的简单锈程序。
这是我了解Rust的学习过程的一部分。
另外,我想看看与诸如Python之类的解释器语言相比,Rust的速度要快多少。
python-equivalent/wer.py文件具有用Python编写的完全相同的算法。
单词错误率(WER)是一种评估语音转文本系统性能的方法。
它考虑了在预测文本(ASR系统的输出)和基本情况(手动转录的文本)之间需要插入/删除或替换多少个单词。
在我的实现中,我将从每个单独的句子中返回平均WER。
依存关系clap="2.33.3"用于命令行解析。
cute="0.3.0",cute="0.3.0"循环。
用法通过运行目录中的cargobuild构建项目(或cargobuild--release,以避免在运行cargorun...时重新编译代码)。
如果您使用了--release标志,
2024/5/12 16:36:39 10KB Rust
1
介绍:目录前言2第一章、为什么工程师要掌握FPGA开发知识?5第二章、FPGA基本知识与发展趋势72.1FPGA结构和工作原理72.1.1梦想成就伟业72.1.2FPGA结构82.1.3软核、硬核以及固核的概念152.1.4从可编程器件发展看FPGA未来趋势15第三章、FPGA主要供应商与产品173.1.1赛灵思主要产品介绍17第四章、FPGA开发基本流程294.1典型FPGA开发流程与注意事项294.2基于FPGA的SOC设计方法32基于FPGA的典型SOC开发流程为32第五章、FPGA实战开发技巧335.1FPGA器件选型常识335.1.1器件的供货渠道和开发工具的支持335.1.2器件的硬件资源335.1.3电气接口标准345.1.4器件的速度等级355.1.5器件的温度等级355.1.6器件的封装355.1.7器件的价格355.2如何进行FPGA设计早期系统规划365.3.综合和仿真技巧375.3.1综合工具XST的使用375.3.2基于ISE的仿真425.3.3和FPGA接口相关的设置以及时序分析455.3.4综合高手揭秘XST的11个技巧515.4大规模设计带来的综合和布线问题525.5FPGA相关电路设计知识54FPGA开发全攻略—工程师创新设计宝典上册基础篇5.5.1配置电路545.5.2主串模式——最常用的FPGA配置模式565.5.3SPI串行Flash配置模式585.5.4从串配置模式625.5.5JTAG配置模式635.5.6SystemACE配置方案645.6大规模设计的调试经验685.6.1ChipScopePro组件应用实例685.7FPGA设计的IP和算法应用745.7.1IP核综述745.7.2FFTIP核应用示例755.8赛灵思FPGA的专用HDL开发技巧795.8.1赛灵思FPGA的体系结构特点795.8.2赛灵思FPGA芯片专用代码风格79ISE与EDK开发技巧之时序篇835.10新一代开发工具ISEDesignSuit10.1介绍855.10.1ISEDesignSuit10.1综述855.10.2ISEDesignSuit10.1的创新特性855.11ISE与第三方软件的配合使用技巧925.11.1SynplifyPro软件的使用925.11.2ModelSim软件的使用995.11.3SynplifyPro、ModelSim和ISE的联合开发流程1045.11.4ISE与MATLAB的联合使用1055.12征服FPGA低功耗设计的三个挑战1085.13高手之路——FPGA设计开发中的进阶路线111附录一、FPGA开发资源总汇112附录二、编委信息与后记113附录三、版权声明114
1
Diskeeper12汉化破解版Diskeeper有史以来的第一次也是任何软件程序的计算历史的第一次具备新的InvisiTasking技术的Diskeeper完全自动操作,不乾扰任何系统资源。
文件系统性能几乎立即开始增强,而且无需计划。
Diskeeper2008设计为在需要时实时工作。
由于它透明运行,不乾扰系统资源,所以无需由IT人员进行计划。
碎片整理几乎立即开始。
如同日落日出那样自动化,Diskeeper始终保持系统以最佳速度和可靠性运行。
2024/5/10 18:36:10 37.15MB diskeeper 破解 汉化
1
这是一个中小学排课系统,采用模拟退火算法框架实现,排课效果好,速度快,C#实现,在vs.net2005编译通过。
2024/5/10 9:43:54 233KB 自动排课系统,排课,C#
1
本设计课题任务的内容为:对OFDM系统无线信道进行研究,利用仿真器进行仿真,研究分析电磁波在该无线信道中的传播和变化规律。
具体要求:(1)在研究无线信道传播理论基础上,分析无线信道传播特性,建立各种衰落信道的结构模型,设计无线信道抽头延迟线模型和Jakes仿真模型。
(2)对路径损耗信道模型进行分析,比较各模型的特点,仿真分析模型误差,提出各种模型的适用环境。
(3)利用Jakes仿真器,对小尺度衰落信道进行计算机仿真,验证平坦衰落和频率选择性衰落信道特性,分析小尺度衰落的各种性能参数。
(4)对OFDM系统进行仿真,通过比较加保护间隔和不加保护间隔系统的误码率,给出OFDM具有独特的抗多径衰落特性。
(5)通过分析移动台移动速度和周围环境对系统误码率、信号包络、多普勒功率谱和传递函数等系统参数的影响,给出小尺度衰落随移动台移动速度和周围环境的变化关系。
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡