zynq开发板vivado环境下以太网工程调试详细建树步骤PS端(RunningalwIPEchoServeronaMulti-portEthernetdesign_FPGADeveloper.pdf)
2018/8/20 1:26:27 3.27MB lwip 以太网调试
1
本资源包括了ZYNQ-7000系列SOC,管脚分配信息以及BANK分区信息,对ZYNQ硬件电路设计很有协助
2019/1/9 14:14:34 133KB ZYNQ-7000 FPGA 管脚分配表
1
本帖最初由chenpenghjh3于2013-4-3008:39编辑Xilinx_Zynq-7000、Xilinx_Artix-7、Xilinx_Kintex-7、Xilinx_Virtex-7原理图及PCB封装库;
AD10格式的封装Xilinx_Artix-7.zip302.69KB,下载次数:313,下载积分:资产-2信元,下载支出2信元Xilinx_Kintex-7.zip829.38KB,下载次数:369,下载积分:资产-2信元,下载支出2信元Xilinx_Virtex-7.zip2.11MB,下载次数:375,下载积分:资产-2信元,下载支出2信元Xilinx_Zynq-7000.zip259.35KB,下载次数:356,下载积分:资产-2信元,下载支出2信元
2018/6/1 19:44:38 3.47MB Xilinx_Zynq-7000 Artix-7 Kintex-7 Virtex-7
1
学习嵌入式系统的最好材料,适合学习者和老师们
2015/10/18 4:34:33 2.93MB PPT ZYNQ
1
本实验是经过ADI公司的AD7414温度传感器,获取环境温度值,CPU经过I2C接口读取。
经过Vivado2018的Zynq-7000建立硬件平台。
学习Xilinx-Zynq7000的开发流程
2022/9/5 9:52:07 1.67MB Zynq-7000 Z7与Arm Vivado2018
1
fpga-fft基于Bailey四步大型FFT算法的高度优化的流FFT核心::数据输入/输出是连续的,帧之间没有间隙。
当前仅支持2的幂次方和定点数据。
资源使用率与XilinxFFTIP内核相当,对于普通大小,Fmax最多可进步30%。
Zynq-7000名称配置设备LUTFFsRAMB36DSP48E1最大值fft102424b数据,17b旋转,四舍五入XC7Z010-11648年40872个16350兆赫fft1024_wide32b数据,24b旋转,四舍五入XC7Z010-125086096332310兆赫fft1024_spdf_wide32b数据,24b旋转,四舍五入XC7Z010-132597101432310兆赫fft409624b数据,1
2017/8/18 22:02:05 940KB fpga dsp vhdl fft
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡