很好得原理图,包含原理图及PCB,可以通过源文件学习布线等操作
2024/12/22 0:26:01 8.63MB 原理图 F407+XC6SLX9 XC6SLX9
1
硬件工程师手册目录第一章概述第一节硬件开发过程简介§1.1.1硬件开发的本过程§1.1.2硬件开发的规范化第二节硬件工程师职责与基本技能§1.2.1硬件工程师职责§1.2.2硬件工程师的基本素质与技能第二章硬件开发规范化管理第一节硬件开发流程§2.1.1硬件开发流程文件介绍§2.1.2硬件开发流程详解第二节硬件开发文档规范§2.2.1硬件开发文档规范文件介绍§2.2.2硬件开发文档编制规范详解第三节与硬件开发相关的流程文件介绍§2.3.1项目立项流程§2.3.2项目实施管理流程§2.3.3软件开发流程§2.3.4系统测试工作流程§2.3.5中试接口流程§2.3.6内部验收流程第四节PCB投板流程(陆波写)§2.4.1PCB投板系统文件介绍§2.4.2PCB投板流程详解第三章硬件设计技术规范第一节CAD辅助设计(陆波写)§3.1.1ORCAD辅助设计软件§3.1.2Cadence简介第二节可编程器件的使用§3.2.1PPGA产品性能和技术参数§3.2.2FPGA的开发工具的使用§3.2.3EPLD产品性能和技术参数§3.2.4Max+PLUSII开发工具§3.2.5VHDL语言第三节常用的接口及总线设计§3.3.1接口标准§3.3.2串口设计§3.3.3并口及总线设计§3.3.4RS-232接口总线§3.3.5RS-422和RS-423标准接口连接方法§3.3.6RS-485标准接口与联接方法第四节单板硬件设计指南§3.4.1电源滤波§3.4.2带电插拨座§3.4.3上下接电阻§3.4.4LD的标准电路§3.4.5高速时钟线设计§3.4.6接口驱动及支持芯片§3.4.7复位电路§3.4.8Watchdog电路§3.4.9单板调试端口设计及常用仪器第五节逻辑电平设计与转换§3.5.1TTL、ECL、PECL、CMOS标准§3.5.2TTL、ECL、MUSII连为电平转换第六节母板设计指南§3.6.1公司常用母板简介§3.6.2高速传输线理论与设计§3.6.3总线阻抗匹配、总线驱动及端接§3.6.4布线策略与电磁干扰第七节单板软件开发§3.7.1常用CPU介绍§3.7.2开发环境§3.7.3单板软件调试§3.7.4编程规范第八节硬件整体设计§3.8.1接地设计§3.8.2电源设计§3.8.3防雷与保护第九节时钟、同步与时钟分配§3.9.1时钟信号的作用§3.9.2时钟原理及性能指标测试第十节DSP开发技术§3.10.1DSP概述§3.10.2DSP的特点与应用yf-f4-06-cjy§3.10.3TMS320C54XDSP的结构第四章常用通信协议及标准第一节国际标准化组织§4.1.1ISO§4.1.2CCITT及ITU-T§4.1.3IEEE§4.1.4ETSI§4.1.5ANSI§4.1.6TIA/EIA§4.1.7BellCore第二节硬件开发常用通信标准§4.2.1ISO开放系统自联模型§4.2.2CCITTG系列建议§4.2.3I系列标准§4.2.4V系列标准§4.2.5TIA/EIA系列接口标准§4.2.6CCITTX系列建议§4.2.7IEEE常用标准第五章物料选型与申购(物料部)第一节物料选型的基本原则§5.1.1常用物料选型的基本原则§5.1.2专业物料选型的基本原则第二节IC的选型§5.2.1IC的常用技术指标§5.2.2常用IC选型举例第三节阻容器件的选型§5.3.1电阻器的选型§5.3.2电容器的选型§5.3.3电感器的选型§5.3.4电缆及接插件标准与选用第四节物料申购流程§5.4.1物料流程文件介绍§5.4.2物料流程详解§5.4.3物料申购案例分析第五节接触供应商须知第六节MRPII及BOM基础和使用第六章实验室第一节中央研究部实验室管理条件第二节中研部实验室环境检查评分细则附录一硬件开发流程符录二PCB技术板流程符录三硬件文档编写规范FPGA归档要求硬件EMC设计规范
2024/12/21 0:55:02 942KB 华为 硬件 工程师
1
STM32F103-ENC28J60以太网干簧管继电器控制板主板AD版原理图+PCB+KEIL软件源码,采用2层板设计,板子大小为100x100mm,双面布局布线,主要器件为STM32F103CBT6,ENC28J60,HR911105A,MAX3232,ULN2803,8路干簧管继电器。
STM32F103CBT6单片机控制KEIL4工程源码。
AltiumDesigner设计的工程文件,包括完整的原理图PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。
1
STM32F103C8T6LQFP48最小系统核心板AD设计硬件原理图+PCB文件+集成库文件,采用2层板设计,板子大小为52x50mm,双面布局布线,主要器件为STM32F103C8T6.USB转串口CH340G,USB-Micro接口供电。
AltiumDesigner设计的工程文件,包括完整的原理图PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。
1
用于Arduino面包板电路绘图,帮助设计者更好在面包板上布线,理清器件连接关系,避免接错线引起的短路等严重影响。
2024/12/6 1:21:03 297.59MB arduino
1
EMC测试解决方案整改技术信号线处理
2024/11/27 7:47:52 10.97MB EMC培训资料静电整改 PCB设计
1
CY7C68013-PVC+XC9572FPGA开发板protel设计硬件原理图+PCB文件计,采用2层板设计,板子大小为165x147mm,双面布局布线,主要器件为XC9572-7PC44C,CY7C68013-PVC,CY7C1049BNV33,LM150等.Protel99se设计的DDB后缀项目工程文件,包括完整无误的原理图及PCB印制板图,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
1
一.实验目的:掌握RIP路由配置。
二.实验要点:1)根据拓扑图进行网络布线。
2)清除启动配置并将路由器重新加载为默认状态。
3)在路由器上执行基本配置任务。
4)解释debugiprouting的输出。
5)配置并激活串行接口和以太网接口。
6)测试连通性。
7)收集信息并据此找出设备之间无法连通的原因。
8)使用中间地址配置静态路由。
9)使用送出接口配置静态路由。
10)比较使用中间地址的静态路由和使用送出接口的静态路由。
11)配置默认静态路由。
12)配置总结静态路由。
13)记录网络实施方案。
三.实验设备: Cisco2950交换机3台,Cisco2621xm路由器3台,带有网卡的工作站PC三台。
2024/11/22 16:02:19 326KB RIP路由配置 集美
1
MSP430F1611多功能环境侦测仪AD设计硬件原理图+PCB+封装库文件,采用2层板设计,板子大小为95x65mm,单面布局双面布线,主要器件为MSP430F1611,HMC5883L,MSB5607B,AT24C02,TPS61070,BH1710FVC等。
AltiumDesigner设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。
1
Cadence涵盖了电子设计的整个流程,包括系统级设计,功能验证,IC综合及布局布线,模拟、混合信号及射频IC设计,全定制集成电路设计,IC物理验证,PCB设计和硬件仿真建模等.
2024/11/19 3:37:12 64B Cadence
1
共 309 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡