用VB调用S7_200_PPI这个动态链接库与PLC200通讯
2024/12/5 8:56:39 1.26MB S7 200 PC 通讯
1
代码是vue的项目,先用npminstall初始化,再用npmrundev指令即可
2024/12/5 1:36:10 115KB vue flash+ie
1
调用科大讯飞API实现文本转语音该项目采用科大讯飞提供的API接口,使用C语言实现语音合成功能。
语音合成功能:用户在文本框输入一段文字,会生成相应语音,可以应用到动画视频场景中。
可以选择发音的人物,音量,语速。
2024/12/4 15:26:43 12KB 科大讯飞API 文本转语音 源码
1
em-plantsimulationg图形资料库,方便编程时直接调用
2024/12/2 8:25:54 224KB em-plant simulationg 图形资料库
1
通过树莓派调用百度api做的人脸识别系统,两个程序,一个是django做的后台管理系统负责人员信息的输入和进门时间的查询,另一个是python调用百度api进行人脸识别并控制门禁的开关并语音播报和活体检测。
视频介绍在这里https://www.bilibili.com/video/BV1KA411p78Y/
2024/12/2 6:40:42 29KB 树莓派 python 人脸识别 门禁系统
1
如何将一个波形文件下载到安捷伦信号发生器中,并在信号发生器中调用波形文件的具体操作流程
2024/12/1 12:35:30 2.21MB 波形文件
1
将一给定的封闭,用种子填充法进行填充时,首先给定封闭区域内的一点,以此点作为种子点,然后对其周围进行搜索,如果邻近象素点既不是边界点又不是应着色点,则将其进行着色,然后以此点作为新的种子点,继续进行递归调用,直到整个封闭区域全部填充为止。
1
目录译者序前言第1章简介 11.1什么是VerilogHDL? 11.2历史 11.3主要能力 1第2章HDL指南 42.1模块 42.2时延 52.3数据流描述方式 52.4行为描述方式 62.5结构化描述形式 82.6混合设计描述方式 92.7设计模拟 10第3章Verilog语言要素 143.1标识符 143.2注释 143.3格式 143.4系统任务和函数 153.5编译指令 153.5.1`define和`undef 153.5.2`ifdef、`else和`endif 163.5.3`default_nettype 163.5.4`include 163.5.5`resetall 163.5.6`timescale 163.5.7`unconnected_drive和`nounconnected_drive 183.5.8`celldefine和`endcelldefine 183.6值集合 183.6.1整型数 183.6.2实数 193.6.3字符串 203.7数据类型 203.7.1线网类型 203.7.2未说明的线网 233.7.3向量和标量线网 233.7.4寄存器类型 233.8参数 26第4章表达式 284.1操作数 284.1.1常数 284.1.2参数 294.1.3线网 294.1.4寄存器 294.1.5位选择 294.1.6部分选择 294.1.7存储器单元 304.1.8函数调用 304.2操作符 304.2.1算术操作符 314.2.2关系操作符 334.2.3相等关系操作符 334.2.4逻辑操作符 344.2.5按位操作符 354.2.6归约操作符 364.2.7移位操作符 364.2.8条件操作符 374.2.9连接和复制操作 374.3表达式种类 38第5章门电平模型化 395.1内置基本门 395.2多输入门 395.3多输出门 415.4三态门 415.5上拉、下拉电阻 425.6MOS开关 425.7双向开关 445.8门时延 445.9实例数组 455.10隐式线网 455.11简单示例 465.122-4解码器举例 465.13主从触发器举例 475.14奇偶电路 47第6章用户定义的原语 496.1UDP的定义 496.2组合电路UDP 496.3时序电路UDP 506.3.1初始化状态寄存器 506.3.2电平触发的时序电路UDP 506.3.3边沿触发的时序电路UDP 516.3.4边沿触发和电平触发的混合行为 516.4另一实例 526.5表项汇总 52第7章数据流模型化 547.1连续赋值语句 547.2举例 557.3线网说明赋值 557.4时延 557.5线网时延 577.6举例 577.6.1主从触发器 577.6.2数值比较器 58第8章行为建模 598.1过程结构 598.1.1initial语句 598.1.2always语句 618.1.3两类语句在模块中的使用 628.2时序控制 638.2.1时延控制 638.2.2事件控制 648.3语句块 658.3.1顺序语句块 668.3.2并行语句块 678.4过程性赋值 688.4.1语句内部时延 698.4.2阻塞性过程赋值 708.4.3非阻塞性过程赋值 718.4.4连续赋值与过程赋值的比较 728.5if语句 738.6case语句 748.7循环语句 768.7.1forever循环语句 768.7.2repeat循环语句 768.7.3while循环语句 778.7.4for循环语句 778.8过程性连续赋值 788.8.
2024/11/28 20:22:43 4.72MB verilog
1
在VS2010环境下,建立控制台应用程序,调用经修改过的MATLAB模糊逻辑工具箱中关于模糊控制部分的C代码函数,从而在C++中方便直接地实现模糊控制算法;
fisMatrixFile.txt中存放自己配置的模糊逻辑工具箱生成的fis文件,dataMatrixFile.txt中存放模糊控制算法的输入量。
2024/11/24 6:09:43 990KB 模糊控制 C++ VS2010
1
硬件工作分3大块:原理图、PCB与BOM制作,这边给大家推荐一款BOM软件。
一般BOM中都会带有自己公司唯一料号,以区别不同的器件。
而这个编码存在与公司ERP系统中,原理图设计的软件中一般不带。
BOM制作的流程一般是,原理图导出不带料号的BOM,然后工程师手动在一份excel中填写对应的器件料号。
这些器件料号工程师记得在某个项目中使用过,则会同时打开以前对应的BOM,将料号复制过来,一部分则需要去ERP查找,非常费时间。
没想到一份普普通通的BOM占用了硬件工程师1小时以上,若料的数量多于100个,则需要2小时以上。
也有些公司,会直接用原理图软件,预先设计了器件库(原理图封装),这些封装库中带有了料号信息以及其他辅助信息。
缺点包含:会产生成百上千个电阻电容封装或其他相同封装的库,原理图中调用这些电阻电容步骤非常繁琐其次器件变更后,需要更新对应的器件库(器件变更一般由采购或者器件部完成,他们不懂原理图软件),这时候根据经验会出现扯皮的情况,况且,更新这成千上百个器件的信息,相当不容易器件变更后,以前的模块库或者以前的原理图都不可以直接用,因为里面的器件包含的是以前的信息时间的浪费,相当于做BOM的时间分散到了原理图调库硬件工程师其实特别期待的是:原理图中只包含2个信息:1)part,2)footprint,不要包含其他任何信息,不要一堆相同原理图封装的器件,比如电阻就1个封装,可以随意改变part或者footprint,支持在原理图中就近复制粘贴器件。
硬件工程师画原理图时,取值的风格一般不一样,即使部门经理要求了,也会存在老白兔不听的情况。
比如有的工程师电容part是100n,有的是0.1uF,而部门经理或者老板必然希望即使老白兔也不得不取值的风格完全一致。
因此希望有一款软件可以检查原理图取值的规范性。
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡