本人写的ARM(s3c2440)的裸板的声卡(wm8976)驱动程序,包括时钟,sdram,uart,nandflash的初始化,播放之前需要使用u-boot将wav音频文件写入nandflash,非常富有挑战性的一个程序。
2023/2/18 13:58:01 725KB wm8976 裸板 声卡 ARM
1
本文详细引见了整个系统平台研究开发和设计实现的过程。
讨论了ARM微处理器在嵌入式系统中的应用,实现了SDRAM存储系统,Flash存储系统,串口,USB接口,IIC接口等模块的原理设计。
实现了Linux引导代码,根文件系统,驱动程序等
2023/2/5 18:30:02 2.45MB 嵌入式 视频采集 ARM Linux
1
第1章概述 31.1SOC与SOPC技术简介 31.1.1SOC单片系统 31.1.2SOPC及其技术 31.2嵌入式系统简介 31.2.1嵌入式系统的概念与组成 31.2.2嵌入式系统的特点与应用 31.2.3嵌入式系统的发展趋势 3第2章FPGA设计基础 42.1QuartusII综述 42.1.1软件特点 42.1.2用户界面 42.2QuartusII设计流程 72.3流水灯的FPGA设计 82.4使用嵌入式逻辑分析仪进行实时测试 162.5FPGA内部存储器设计 202.6嵌入式锁相环altPLL宏功能模块调用 24第3章优化设置与时序分析 273.1Setting设置 273.2时序设置与分析 273.3分析结果查看 27第4章第三方EDA工具 284.1概述 284.2仿真工具ModelSim的使用 284.3ModelSim和QuartusⅡ联合使用 40第5章基于FPGA的DSP开发技术 415.1Matlab/DSPbuilder及其设计流程 415.2DSPBuilder的安装与注册 425.3基于MATLAB/Simulink模块的FIR滤波器设计与仿真 425.3基于IP核的FIR滤波器设计与仿真 54第6章SOPC设计基础 586.1NiosII处理器结构 586.2Avalon总线规范 696.3NiosII硬件开发 1056.4NiosII软件开发 1236.5HAL系统库 142第7章NiosII外设及其编程 1437.1PIO 1447.2UART 1497.3定时器 1557.4片内存储器 1597.5SDRAM控制器 1597.6Flash 1637.7DMA控制器 1637.8SPI 1687.9简单NIOSII系统建立 173第8章NiosII深入设计 1748.1定制NiosII用户指令 1748.2自定义Avalon从组件 1838.3NiosII多处理器系统 1838.4中缀处理 183
2023/1/25 0:07:13 4.62MB FPGA上建立SOPC
1
摘  要随着通信、计算机网络等技术的飞速发展,语音压缩编码技术得到了快速发展和广泛应用。
尤其是最近20年,语音压缩编码技术在移动通信、卫星通信、多媒体技术以及IP电话通信中得到普遍应用,起着举足轻重的作用。
人们相互交流的信息量也在不断地急剧增加,庞大的语音信号数据给存储和传输带来了巨大的的压力,使得信道资源变得愈加宝贵。
因而,语音压缩和语音编码技术显得越来越重要。
本课题是基于DSP的G.711语音压缩算法设计与实现,通过DSP将采集到的语音信号进行G.711压缩算法的处理。
最后通过外设输出压缩后的语音信号。
最终实现语音信号的采集、压缩与回放。
本论文根据系统的功能需求,完成了该系统的算法研究,软硬件的设计。
设计出了A律编解码的软件流程框图,在以TMS320VC5502为处理器的硬件开发平台上实现了语音信号的A律压缩解压算法,并给出了压缩程序流程图。
目  录摘  要 1Abstract 2引言 31绪论 11.1课题的背景 11.2课题的意义 21.3语音压缩编解码概述 42语音压缩的理论依据与算法 52.1语音压缩的理论依据 52.2语音信号产生的数字模型 62.3语音压缩的算法 82.3.1G.711语音编码标准 82.3.2PCM编码 82.3.3A律压扩标准 93系统的硬件设计 123.1电源电路 133.2复位电路 143.3时钟电路 153.4JTAG电路 153.5语音采集电路 173.6SDRAM电路 183.7FLASH扩展电路 194系统的软件设计 224.1总体程序设计 224.2语音编解码程序设计 234.3程序的调试 24结  论 25参考文献 26附录A硬件电路图 27附录B源程序清单 28致  谢 43
2015/9/25 22:52:58 98KB DSP G.711 语音压缩 毕业论文
1
SDRAM节制器
2016/7/15 23:24:51 921KB SDRAM
1
altera官方的SDRAM控制器源代码,具有很高的适用参考价值,同时可以学习规范的IP核设计。
2018/3/12 21:46:21 2.22MB SDRAM verilog VHDL Altera
1
altera官方的SDRAM控制器源代码,具有很高的适用参考价值,同时可以学习规范的IP核设计。
2016/5/25 19:21:23 2.22MB SDRAM verilog VHDL Altera
1
USBFT245BM_testfpga控制逻辑VerilogHDL源码文件,已在项目测试运用,共6个VERILOGmodule模块文件,可以用于你的设计参考。
moduleFT245BM_test(inputwirerst_in,//板上复位信号inputwireclk_in,//40M晶振outputwirertl8208b_rst,//rtl8208B复位信号//DVI接口inputwirepclk,inputwirevs,inputwireblank,inputwire[7:0]rdata,inputwire[7:0]gdata,inputwire[7:0]bdata,//USB接口inputwireRXF_n,outputwireRD_n,inouttri[7:0]usb_dd,inputwireTXE_n,outputwireWR,outputreg[63:0]data_num,//SDRAM接口/*outputwiresa_clk,outputwire[4:0]sa_cnt,outputwire[3:0]sa_dqm,outputwire[11:0]sa_addr,outputwire[1:0]sa_bank,inoutwire[31:0]sa_data,
1
提出了一种基于FPGA的星载图像实时处理系统,系统包括星载图像接收、SDRAM缓存、数据下传和CPU接口控制,并对整个系统做了可靠性设计。
该系统硬件平台包括相机LVDS接收芯片、SDRAM缓存电路、FPGA、CPU和卫星LVDS发送芯片。
该系统在目标跟踪和图像紧缩等实际卫星项目中得到了验证,具有实时处理、占用资源小、可靠性高等特点。
1
摘要:IS42G32256是高速度16Mbit CMOS同步图形存储器(SGRAM),适用于高功能计算机的显示卡、图形工作站、电视机顶盒、游戏卡、二维/三维图形处理等场合。
对其功能、特点、工作原理及其应用进行了介绍。
   关键词:SGRAMCMOSIS42G32256图形处理  半导体存储器是计算机系统的重要组成部分,随着计算机技术的迅速发展,CPU的速度越来越高,以往采用的普通动态存储器(DRAM)速度低,带宽窄,已无法适应高速CPU。
为了适应各种实际应用的需要,出现了采用新技术的DRAM。
其中同步DRAM(SDRAM)的出现,大大地提高了存储器的速度,改善了其功能。
在高功能计算机系统中,常
2020/6/15 22:29:34 120KB
1
共 54 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡