stm32f103zet6的ADS1255/1256测试程序,写了最基础的寄存器配置,下进去就能用
2018/10/7 7:28:39 4.84MB stm32  ADS1255 ADS1256
1
可以用于在STM32里实现输出法的选择,简单易懂
2019/1/18 17:58:54 986KB 输入法 STM32 寄存器 代码
1
1.计算机软件=程序+数据+相关文档。
2.操作数包含在指令中是立即寻址,操作数的地址包含在指令中是直接寻址。
3.计算机硬件的典型结构:单总线结构、双总线结构、采用通道的大型系统结构。
4.CPU由运算器和控制器组成;
控制器由程序计数器(PC)、指令寄存器(IR)、指令译码器(ID)、状态条件寄存器、时序产生器和微操作信号发生器组成。
a)PC:pc自动增加一个值,指向下一条要执行的指令,当程序转移时将转移地址送入PC。
b)IR:用于存放当前要执行的指令。
c)ID:对现行的指令进行分析,确定指令类型、指令要完成的操作和寻址方式。
2017/4/8 9:48:56 144KB 软考
1
使用VHDL语言编写,在ISE运转环境下实现了EDA上机考试的五个程序并进行了相应的仿真其中包括8为BCD码加法器多数表决器,计数器,移位寄存器,序列检测等
2016/4/5 15:54:46 1.59MB 计数器 序列检测 移位寄存器
1
CM-20948器件设有9轴集成、片上DMP和运行时间校准固件。
其他特性包括片上16位ADC、可编程数字滤波器、嵌入式温度传感器和可编程中断。
该器件设有I2C和SPI串行接口以及独立的数字IO电源,VDD工作范围为1.71V至3.6V,VDDIO为1.71V至1.95V。
借助高达100kHz(标准模式)或400kHz(快速模式)的I2C,或者高达7MHz的SPI,可与器件的所有寄存器进行通信。
该器件具有20,000g的冲击可靠性,因而十分稳健。
2018/3/2 5:45:02 2.98MB ICM20948 InvenSense PDF
1
MAX7219中文资料MAX7219/MAX7221是一种集成化的串行输入/输出共阴极显示驱动器,它连接微处理器与8位数字的7段数字LED显示,也可以连接条线图显示器或者64个独立的LED。
其上包括一个片上的B型BCD编码器、多路扫描回路,段字驱动器,而且还有一个8*8的静态RAM用来存储每一个数据。
只有一个外部寄存器用来设置各个LED的段电流。
MAX7221与SPI™、QSPI™以及MICROWIRE™相兼容,同时它有限制回转电流的段驱动来减少EMI(电磁干扰)。
一个方便的四线串行接口可以联接所有通用的微处理器。
每个数据可以寻址在更新时不需要改写所有的显示。
MAX7219/MAX7221同样允许用户对每一个数据选择编码或者不编码。
整个设备包含一个150μA的低功耗关闭模式,模仿和数字亮度控制,一个扫描限制寄存器允许用户显示1-8位数据,还有一个让所有LED发光的检测模式。
2018/3/10 20:21:33 317KB MAX7219
1
对max17055的寄存器配置,进行详细配置,包括校准,bsp的驱动婚配文件都有,电量检测很准。
2021/8/6 15:37:10 9KB max17055
1
Xilinx官方翻译的《FPGA并行编程》,本书以10个数字信号处理为例,带我们了解HLS如何使C代码并行运行,深入浅出的将HLS实现方法,硬件设计的考虑以及系统优化都一一介绍。
本书可以在小白仓库微信公众号号免费下载,还可以在Xilinx学术合作找到相应的下载链接。
本人还制作了该书的读书笔记,详情请见《FPGA并行编程》读书笔记专栏启动说明:https://blog.csdn.net/qq_35712169/article/details/99738006。
本书将着重介绍高层次综合(HLS)算法的使用并以此完成一些比较具体、细分的FPGA应用。
我们的目的是让读者认识到用HLS创造并优化硬件设计的好处。
当然,FPGA的并行编程肯定是有别于在多核处理器、GPU上实行的并行编程,但是一些最关键的概念是相似的,例如,设计者必须充分理解内存层级和带宽、空间局部性与时间局部性、并行结构和计算与存储之间的取舍与平衡。
本书将更多的作为一个实际应用的向导,为那些对于研发FPGA系统有兴味的读者提供帮助。
对于大学教育来说,这本书将更适用于高阶的本科课程或研究生课程,同时也对应用系统设计师和嵌入式程序员有所帮助。
我们不会对C/C++方面的知识做过多的阐述,而会以提供很多的代码的方式作为示范。
另外,读者需要对基本的计算机架构有所熟悉,例如流水线(pipeline),加速,阿姆达尔定律(Amdahl'sLaw)。
以寄存器传输级(RTL)为基础FPGA设计知识并不是必需的,但会对理解本书有所帮助。
2021/1/2 21:22:39 20.02MB FPGA HLS C++ Xilinx
1
该程序是使用寄存器编写而成的,IAR版本是EWSTM8-2203,硬件是stm8s103f3p6开发板;
程序可以运行成功;
2016/8/1 9:45:08 5.01MB STM8S 模拟串口
1
基于stm32做的ADF4351锁相环模块,频率范围35M—4.4G,程序控制,有十分详细的寄存器操作注释,可做本振源,参加今年电子大赛的同学要留意了!
2019/6/17 5:26:25 3.96MB STM32 ADF4351
1
共 419 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡