实验一基于MATLAB的语音信号时域特征分析实验二基于MATLAB分析语音信号频域特征实验三基于MATLAB的LPC分析。
1
智力竞赛抢答器是一个可供八个参赛组进行智力竞赛的电路装置,该装置由主体电路与扩展电路组成。
优先编码电路、锁存器、译码电路将参赛组的输入信号在LED数码管上显示输出。
2025/2/13 6:41:44 89KB 数字系统设计
1
本数字电路课程设计为一个四人抢答器,每个选手有一个独立的按键,编号分别为1、2、3、4,主持人也有独有的按键,作为电路复位,具有重新倒计时和开启另一轮抢答的作用,该设计的主要功能如下:a)选手在9秒内抢答有效,如果没有在规定的9秒时间内抢答的话则视抢答无效,此时蜂鸣器会响,提醒选手和主持人;
b)使用NE555定时器产生1Hz的周期脉冲信号作为时钟信号,为倒计时提供时钟信号;
c)倒计时的时间通过数码管来显示;
d)选手在规定时间按下按键时会在数码管上显示相应的编号,此后如若有其它选手再次抢答的话无效,实现锁存功能;
e)主持人的复位按键可实现重新计时、清零用于显示选手编号的数码管的功能;
f)当有选手在规定时间内抢答或者倒计时结束却无人抢答,则蜂鸣器响,提醒选手超时或者已有人抢答。
2025/2/12 19:30:28 737KB 数字电路设计 四人抢答器
1
针对工业应用中使用传感器测量参数,传感器信号较弱,不适合远距离传输,且非线性效果不理想,达不到较高精度要求的问题,提出一种基于TMS320F2812的智能变送器设计方案。
该设计以32位TMS320F2812为核心控制器,采用MAX1400进行A/D转换,再将测量数据进行初步处理后利用TMS320F2812内部集成的eCAN模块与上位机进行通信。
结果表明:该智能变送器的变送精度实际接近0.05级,总功耗控制在4mA以内。
1
I2C总线EEPROMAT24CM01读写FPGA控制器,Verilog代码实现。
将8bit字节形式的数据写入EEPROM指定的地址中,从指定的地址读取数据以8bit字节形式输出,友好的读写握手接口信号。
容易修改以适应其它I2C总线的存储器。
该代码已在多个实际项目中应用,得到充分验证。
2025/2/11 5:08:57 11KB AT24CM01 EEPROM I2C总线
1
采用键控法实现2FSK,功能模块设计如图所示。
通过不同的分频器,产生频率分别为f1和f2的基频。
基带信号为“1”时,频率号为“1”时,频率f1的信号通过;
当基带信号为“0”时,频率f2的信号通过。
f1和f2作为正弦表的地址发生器的时钟,正弦表输出正弦波的样点数据,经过D/A数模转换,得到连续的2FSK信号。
2025/2/11 2:26:27 1KB verilog 2FSK调制 大学作业 FPGA
1
用GPS与8051电路的接口,读取卫星信号来计算位置
2025/2/10 18:05:37 66KB C C++ GPS 8051
1
谐波小波分析的源代码,应该属于信号处理类的,绝对值得收藏,送给朋友们!
2025/2/10 18:20:54 161KB 谐波小波
1
讨论了基于时域平滑和谱平滑的两种循环谱的计算方法。
同时介绍了基于循环谱包络的DS-SS信号的码片时宽和载频参数的估计算法。
1
仿真OFDM雷达的信号收发和工作过程的matla代码,配有详细注释
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡