数字频率计成果(1)方案一个4位数字展现的十进制频率计,其丈量规模为1MHz。
(2)丈量值经由4个数码管展现以8421BCD码方式输入;
(3)付与影像展现方式,即计数进程中不展现数据,待计数进程竣当时,展现计数下场,并将此展现下场相持到下一次计数竣事。
展现功夫应不小于1s。
(4)可经由开关实现量程抑制,量程分10kHz、100kHz、1MHz三档(最大读数分别为9.999kHz、99.99kHz、999.9kHz);
当输入信号的频率大于响应量程时,有溢出展现。
2023/4/8 8:13:46 729KB FPGA
1
本方案是基于西门子公司的S7-200系列PLC对于停车场车位实施抑制的抑制体系。
本方案针对于目前停车场车位抑制体系存在的集成自动化水平低、牢靠性差以及运行功能低下的不够,松散目前产业规模的使用本领,方案了一种本领较先进、成果牢靠、自动化的水平较高的停车场车位抑制体系。
本文针对于停车场车位抑制体系中存在的下场,把PLC可编法度圭表标准抑制器以及变频器使用于停车场车位抑制体系上,同时对于下场举行了较深入的钻研。
本文叙述了停车场车位抑制体系的PLC抑制、自动计数、数码展现的一些底子思绪以及方式,介绍了对于PLC责任特色及运行原理,S7-200不光编程约莫,通用性强,抗干扰才气强,牢靠性高,并且具备易于操作及掩护,方案、施工、调试周期短等短处。
然前方案了停车场车位抑制体系的底子模块及成果,并对于体系的主回路以及抑制回路的硬件部份举行了详尽介绍。
末了法度圭表标准阐发测试论证了该停车场车位抑制体系方案可行性。
2023/4/5 3:48:36 5.49MB 西门子 PLC控制 停车场
1
首要成果搜罗:单张收集、络续收集、停止收集、切换软硬触发方式,配置曝光、增益,加载、留存图片,收集图像计数、计时等。
反对于多相机,多线程,平稳好用自己援用对于应版本的halcon就可,默许是halcon10,64位法度圭表标准PS:资源仅供交流
2023/4/2 23:27:50 2.04MB basler halcon
1
(1)具备"秒"、"分"、"时"计时的成果,小时计数器按24小时制计时。
(2)具备校时的成果,能够对于"分"以及"小时"举行调解。
(3)扩展:闹钟体系以及数字万年历体系。
1
一、 方案责任以及申请:1.方案责任方案一台可供4名选手到场竞赛的智力竞赛抢答器。
用数字展现抢答倒计功夫,由“9”倒计到“0”时,无人抢答,蜂鸣器络续响0.5秒。
选手抢答时,数码展现选手组号,同时蜂鸣器响0.5秒,倒计时停止。
2.方案申请(1)、4名选手编号为:1,2,3,4。
各有一个抢答按钮,按钮的编号与选手的编号对于应,也分别为1,2,3,4。
(2)、给主持人配置一个抑制按钮,用来抑制体系清零(抢答展现数码管灭灯)以及抢答的末了。
(3)、抢答器具备数据锁存以及展现的成果。
抢答末了后,若有选手按动抢答按钮,该选手编号连忙锁存,并在抢答展现器上展现该编号,同时扬声器给做声音揭示,封锁输入编码电路,抑制其余选手抢答。
抢答选手的编号络续相持到主持人将体系清零为止。
(4)、抢答器具备按时(9秒)抢答的成果。
当主持人按下末了按钮后,按时器末了倒计时,按时展现器展现倒计功夫,若无人抢答,倒计时竣事时,扬声器响,声音络续0.5秒。
参赛选手在设定功夫(9秒)内抢答实用,抢答告成,扬声器响,声音络续0.5秒,同时按时器停止倒计时,抢答展现器上展现选手的编号,按时展现器上展现残余抢答功夫,并相持到主持人将体系清零为止。
(5)、假如抢答按时已经到,却不选手抢答时,本次抢答实用。
体系扬声器报警(声音络续0.5秒),并封锁输入编码电路,抑制选手超时后抢答,功夫展现器展现0。
(6)、用石英晶体振荡器暴发频率为1Hz的脉冲信号,作为按时计数器的CP信号。
1
#国度集训队论文列表(1999-2019)___点击目录快捷跳转:___-_国度集训队论文列表(1999-2019)_*[_1999_](#1999)*[_2000_](#2000)*[_2001_](#2001)*[_2002_](#2002)*[_2003_](#2003)*[_2004_](#2004)*[_2005_](#2005)*[_2006_](#2006)*[_2007_](#2007)*[_2008_](#2008)*[_2009_](#2009)*_2010~2012:组委会停息论文辩说名目_*[_2013_](#2013)*[_2014_](#2014)*[_2015_](#2015)*[_2016_](#2016)*[_2017_](#2017)*[_2018_](#2018)*[_2019_](#2019)-_论文分类汇总(1999-2009)_*[组合数学](#组合数学)+[计数与统计](#计数与统计)+[数位下场](#数位下场)+[动态统计](#动态统计)+[博弈](#博弈)+[母函数](#母函数)+[拟阵](#拟阵)+[线性方案](#线性方案)+[置换群](#置换群)+[问答交互](#问答交互)+[猜数下场](#猜数下场)*[数据结构](#数据结构)+[数据结构](#数据结构-1)+[结构松散](#结构松散)+[块状链表](#块状链表)+[动态树](#动态树)+[左偏树](#左偏树)+[跳表](#跳表)+[SBT](#sbt)+[线段树](#线段树)+[干燥队列](#干燥队列)+[哈希表](#哈希表)+[Splay](#splay)*[图论](#图论)+[图论](#图论-1)+[模子建树](#模子建树)+[收集流](#收集流)+[最短路](#最短路)+[欧拉路](#欧拉路)+[差分解放体系](#差分解放体系)+[平面图](#平面图)+[2-SAT](#2-sat)+[最小天生树](#最小天生树)+[二分图](#二分图)+[Voronoi图](#voronoi图)+[偶图](#偶图)*[树](#树)+[树](#树-1)+[路途下场](#路途下场)+[迩来人民祖先](#迩来人民祖先)+[松散下场](#松散下场)*[数论](#数论)+[欧多少里患上算法](#欧多少里患上算法)+[同余方程](#同余方程)*[搜查](#搜查)+[搜查](#搜查-1)+[开辟式](#开辟式)+[优化](#优化)*[背包下场](#背包下场)*[匹配](#匹配)*[概率](#概率)+[概率](#概率-1)+[数学期望](#数学期望)*[字符串](#字符串)+[字符串](#字符串-1)+[多串匹配](#多串匹配)+[后缀数组](#后缀数组)+[字符串匹配](#字符串匹配)*[动态方案](#动态方案)+[动态方案](#动态方案-1)+[外形收缩](#外形收缩)+[外形方案](#外形方案)+[树形DP](#树形dp)+[优化](#优化-1)*[盘算若干](#盘算若干)+[平面若干](#平面若干)+[盘算若干脑子](#盘算若干脑子)+[圆](#圆)+[半平面交](#半平面交)*[矩阵](#矩阵)+[矩阵](#矩阵-1)+[高斯消元](#高斯消元)*[数学方式](#数学方式)+[数学脑子](#数学脑子)+[数学演绎法](#数学演绎法)+[多项式](#多项式)+[数形松散](#数形松散)+[黄金联系](#黄金联系)*[其余算法](#其余算法)+[遗传算法](#遗传算法)+[信息论]
2023/3/29 18:14:38 105.61MB OI ACM 算法 数据结构
1
1.深入操作CPU的责任原理,搜罗ALU、抑制器、寄存器、存储器等部件的责任原理;
2.熟习以及操作指令体系的方案方式,并方案约莫的指令体系;
3.知道以及操作小型盘算机的责任原理,以体系的方式建树起零件不雅点;
4.知道以及操作基于VHDL语言以及TEC-CA硬件平台方案模子机的方式。
二、方案申请  参考所给的16位试验CPU的方案与实现,体味其部份方案思绪,并知道该CPU的责任原理。
在此底子上,对于该16位的试验CPU(称为参考CPU)举行改造,以方案患上到一个8位的CPU。
总的申请是将原本16位的数据通路,改为8位的数据通路,总的申请如下:将原本8位的OP码,改为4位的OP码;
将原本8位的地址码(搜罗2个操作数),改为4位的地址码(搜罗2个操作数)。
  在上述总申请的底子上,对于试验CPU的指令体系、ALU、抑制器、寄存器、存储器举行响应的改造。
详尽申请如下:更正指令格式,将原本指令长为16位的指令格式改为8位的指令长格式;
方案总共16条指令的指令体系。
此指令体系可所以参考CPU指令体系的子集,但参考CPU指令体系中A组以及B组中的指令起码都要选用2条。
另外,罕有的算术逻辑运算、跳转等指令要纳入所方案的指令体系;
方案8位的寄存器,每一个寄存器有1个输入端口以及2个输入端口。
寄存器的数目受控于每一个操作数的位数,详尽要看指令格式若何方案;
方案8位的ALU,详尽要实现哪些成果与指令体系无关。
方案时,不直接更正参考CPU的VHDL代码,而是改用相似以前底子试验时方案ALU的方式方案;
方案8位的抑制逻辑部件,详尽松散指令成果、硬布线逻辑举行更正;
方案8位的地址寄存器IR、法度圭表标准计数器PC、地址寄存器AR;
方案8位的存储器读写部件。
由于改用了8位的数据通路,不能直接付与DEC-CA平台上的2片16位的存储芯片,需要依据底子试验3的方式方案存储器。
此种方式不能经由DebugController下载测试指令,于是测试指令若何置入到存储器中是一个难点。
方案时,能够思考约莫点地把指令写去世在存储器中(可用于验证指令的实施),而后用只读方式读进去;
大概思考在reset的那一节奏里,实现存储器中待测试指令的置入;
(可选项)方案8位的数据寄存器DR;
(可选项)不直接方案存储器RAM,而是付与DEC-CA平台上的2片16位的存储芯片.在实现为了第9个申请的底子上,实现由Debugcontroller置入待测试指令;
(可选项)顶层实体,不是由BDF方式画图实现,而是用相似底子试验4(通用寄存器组)中方案顶层实体的方式,用VHDL语言来实现。
(可选项)自己构想  行使方案好的指令体系,编写汇编代码,以便测试齐全方案的指令及指令波及的相关成果。
方案好测试用的汇编代码后,然后行使QuartusII软件附带的DebugController编写汇编编译法则。
接着,行使DebugController软件把汇编编译之后的二进制代码置入到所付与的存储器中,并对于方案好的8位CPU举行测试。
1
基于basys2的12进制计数器,已经运行经由,用vhdl语言编写,开拓软件为ISE
2023/3/25 1:38:11 837KB vhdl 12进制计数器 basys2板卡
1
付与RAM实现计数器及FPGA成果:用一个10×8的双口RAM实现10个8位计数器,计数器的初值分别为1~10,时钟频率为1MHz,计数器计数频率为1Hz。
用FPGA开拓板上的按键作为计数器计数值的输中遴选抑制,数码管(或者led)作为遴选计数器的计数值输入。
2023/3/23 23:47:24 165KB RAM、计数器
1
暗电流在迷信级电荷耦合器件(CCD)长功夫曝光测试试验中是首要的噪声之一。
试验测试了暗电流信号平均计数随曝光功夫的变更关连,并经由盘算患上出-10℃以及-20℃下暗电流分别为2.43ADU/(s·pixel)以及0.4854ADU/(s·pixel),同时测试了暗电流随CCD制冷温度的变更特色,下场展现暗电流随温度相似指数函数方式变更。
由于CCD机械快门的功夫照料特色对于迷信级光学CCD的短时曝光计数的影响比力大,试验测试了CCD平均计数以及曝光功夫的关连,患上出试验所用的TEK512pixel×512pixelDBCCD的机械快门在18ms时能够残缺掀开。
2023/3/21 22:47:06 2.05MB 光学器件 科学级电 机械快门 暗电流
1
共 511 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡