数字电路设计,基于FPGA的VGA显示,Verilog言语编写。
2018/5/23 6:43:49 3.26MB 数字电路设计 FPGA Verilog
1
4位并行乘法器的电路设计与仿真1.实现4位并行乘法器的电路设计;2.带异步清零端;
3.输入为8位;
4.单个门延迟设为5ns。
2021/3/26 14:37:02 67KB Verilog 并行乘法器
1
这是科技创新竞赛的获奖作品,基于各种传感器设计的一款智能晾衣架,可以根据天气情况自动晾晒衣服,文件包含晾衣架模型的设计图,实物图,电路设计原理图,基于51开发的程序,以及各种传感器的材料等
2021/2/23 20:35:19 24.08MB 毕业设计 课程设计 电子 电路
1
实验一三点式正弦波振荡器(模块1)一、实验目的1.掌握三点式正弦波振荡器电路的基本原理,起振条件,振荡电路设计及电路参数计算。
2.通过实验掌握晶体管静态工作点、反馈系数大小对振荡幅度的影响。
图1-1正弦波振荡器(4.5MHz)将开关S3拨上S4拨下,S1、S2全部断开,由晶体管Q3和C13、C20、C10、CCI、L2构成电容反馈三点式振荡器的改进型振荡器——西勒振荡器,电容CCI可用来改变振荡频率。
振荡器的频率约为4.5MHz振荡电路反馈系数:F=振荡器输出通过耦合电容C3(10P)加到由Q2组成的射极跟随器的输入端,因C3容量很小,再加上射随器的输入阻抗很高,可以减小负载对振荡器的影响。
射随器输出信号Q1调谐放大,再经变压器耦合从J1输出。
三、实验步骤1.根据图在实验板上找到振荡器各零件的位置并熟悉各元件的作用。
2.研究振荡器静态工作点对振荡幅度的影响。
3.将开关S3拨上S4拨下,S1、S2全拨下,构成LC振荡器。
4.改变上偏置电位器RA1,记下发射极电流,并用示波器测量对应点的振荡幅度VP-P(峰—峰值)记下对应峰峰值以及停振时的静态工作点电流值。
5.经测量,停振时的静态工作点电流值为2.23mA6.分析输出振荡电压和振荡管静态工作点的关系,按以上调整静态工作点的方法改变Ieq,并测量相应的,且把数据记入下表。
Ieq(mA)1.201.401.591.802.23Up-p(mV)304348384428停振7.晶体振荡器:将开关S4拨上S3拨下,S1、S2全部拨下,由Q3、C13、C20、晶体CRY1与C10构成晶体振荡器(皮尔斯振荡电路),在振荡频率上晶体等效为电感。
8.拍摄晶振正弦波如下:f=4.19MHz四、实验结果分析分析静态工作点、反馈系数F对振荡器起振条件和输出波形振幅的影响,并用所学理论加以分析。
答:晶体管的起振条件是约等于0.6V,使静态工作点处于此电压附近,并加入正反馈。
同时随着静态电流的增大,输出波形的幅度也增大。
增长到一定程度后,由于晶体管的非线性特性和电源电压的限制,输出波形振幅不再增长,振荡建立的过程结束,放大倍数的值下降至稳定。
|AF|=1,输出波形振幅维持在一个确定值,电路构成动态平衡。
五、实验仪器1.高频实验箱1台2.双踪示波器1台3.万用表1块
1
在嵌入式电路设计中,常用到的元器件,场效应晶体管(MOS管)的基础知识引见,P-MOS、N-MOS的区别,以及在电路中的工作原理。
2019/3/7 21:16:22 2.46MB 硬件电路基础
1
模仿光耦器件HCNR201及其在高精度电压检测中的应用包括外围电路设计,参数选择
2018/4/24 2:04:03 193KB 模拟光耦
1
本书是ReinholdLudwig教授和PavelBretchko教授编著的一本电气与计算机系本科生教材,由王子宇张肇仪徐承和等翻译。
次要特点是避开电磁场理论的处理方法,采用分布参量等效电路的方法讨论射频和微波电路设计问题。
2016/4/7 19:08:29 10.3MB 射频电路 理论应用 高频 传输线
1
设计目的:1.掌握自动控制原理的时域分析法,根轨迹法,频域分析法,以及各种补偿(校正)装置的作用及用法,能够利用不同的分析法对给定系统进行功能分析,能根据不同的系统功能指标要求进行合理的系统设计,并调试满足系统的指标。
2.学会使用MATLAB语言及Simulink动态仿真工具进行系统仿真与调试。
学会使用硬件仿真软件对系统进行模拟仿真。
设计要求:1、未校正系统的分析,利用MATLAB绘画未校正系统的开环和闭环零极点图,绘画根轨迹,分析未校正系统随着根轨迹增益变化的功能(稳定性、快速性);
编写M文件作出单位阶跃输入下的系统响应,分析系统单位阶跃响应的功能指标。
绘出系统开环传函的bode图,利用频域分析方法分析系统的频域功能指标(相角裕度和幅值裕度,开环振幅)。
2、利用频域分析方法,根据题目要求选择校正方案,要求有理论分析和计算。
并与Matlab计算值比较。
选定合适的校正方案(串联滞后/串联超前/串联滞后-超前),理论分析并计算校正环节的参数,并确定何种装置实现。
3、绘画已校正系统的bode图,与未校正系统的bode图比较,判断校正装置是否符合功能指标要求,分析出现大误差的原因4、根据选用的装置,使用multisim电路设计仿真软件(或其他硬件电路仿真软件)绘画模拟电路。
求此系统的阶跃响应曲线。
分析采用的校正装置的效果。
2017/8/8 9:36:48 443KB 课程设计 自动控制
1
2013年全国大学生电子设计竞赛综合测评题,2013年全国大学生电子设计竞赛的各省/直辖市赛区推荐到国家奖的团队,进行的综合测评题目,题目设计模仿电路和数字电路的实际电路设计
2020/1/3 9:46:48 558KB 电子设计竞赛
1
一、任务及要求任务:假设汽车尾部左右量测各有3个指示灯(用发光二极管模拟)1.汽车正常运行时指示灯全灭;
2.右转弯时,右侧3个指示灯按右循环顺序点亮;
.3.左转弯时,左侧3个指示灯按左循环顺序点亮;
4.临时刹车时所有指示灯同时闪烁。
要求:1.设计思路清晰,给出整体设计框图,画出整机原理图;
2.给出具体设计思路,设计各单元电路、电路器件;
3.总电路设计;
4.进行实验仿真调试,验证设计结果;
5.编写设计说明书;
6.所有图纸和说明书用计算机打印二、进度安排第一周:周一:课题内容引见和查找资料;
周二~周三:方案设计,电路仿真,周三下午检查设计方案及仿真结果;
周四~周日:周四上午领元器件;
安装、调试电路;
第二周:周一~周三:安装、调试电路;
周四:验收电路,收元器件,整理实验室,撰写设计报告,打印相关图纸;
周五:答辩,收设计报告。
2017/6/17 21:18:20 301KB 数电课设 汽车尾灯
1
共 391 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡