本人学习的国嵌笔记。
操作详细!第一季精通嵌入式 4一. 安装tftp服务器 4二. Samba服务器安装 4三. NFS服务器 5四. 安装vsftpdFTP服务器 5第2季-裸奔吧-ARM 6一. 安装交叉编译器 6二. 安装驱动 6三. 查看执行文件属性 6四. 编译工具用法 6五. Makefile基本规则 7六. 链接脚本 8七. Eclipse在线调试工具包为ARM-Tools.tar.gz 8八. ARM工作模式 10九. 寻址方式 10十. 汇编框架 10十一. Bootloader设计 111.2440板子 112.异常向量表 123.设置svc模式 124.时钟设置 125.sdram内存初始化 126.Steppingstone搬移代码到内存: 137.C语言环境初始化 13一、栈: 13栈作用: 14二、C语言和汇编混合编程 14第2季-裸奔吧-ARM\下学期 15一、MMU初始化 15二、中断 16三、NANDFALSH 17四、uart控制器 18五、MDA控制器 18六、液晶显示器 18七、触摸屏(采用TS中断) 18八、网卡驱动设计 19九、TFTP设计 19十、bootm设计 19第三季 20一、GDB调试使用方法 20二、coredump调试 20三、linux应用程序地址布局 21四、函数库使用方法 21五、系统调用之文件描述符 22六、库函数文件编程 22七、时间编程 22
2025/2/19 5:30:51 6.81MB 2014 国嵌笔记
1
MSP430g2553串口UART实现电脑发送数据当430接收到数据后再发回电脑
2025/2/8 20:03:24 27KB MSP430g2553
1
USB-UART驱动,该工具很适用于使用uart串口通讯,该驱动简洁,实用性非常好
2025/2/6 1:24:25 974KB USB
1
UART串口32路fpga开关控制电路protel99se原理图+封装,VerilogFPGA控制逻辑工程源码+说明文档资料,资料提供RPOTEL版原理图及PCB器件封装(项目中PCB为2层板,PCB版图不于提供)系统主要硬件包括1、核心部件为ALTERA公司的MAXII系列CPLD,型号为EPM1270T144C5,串口通信逻辑及系统功能都以VERILOG语言实现,串口波特率为115200K2、该硬件支持16路设备的测试,同时提供扩展接口,通用硬件级连可以实现32路设备的应用测试。
3、每一路设备对应一个模拟开关和一个共阳极红率双色LED灯,模拟开关来控制设备的上下电,双色LED灯
1
STM32实现4路ADC采集,1路I2C采集,串口传出。
使用STM32MX
2024/11/18 3:31:07 15.24MB 4ADC 2I2C
1
原文:MCU-ControllingBasedBluetoothDataTransferringJiaLIU,GuangminSUN*,DequnZHAO,XuYAO,YihangZHANGAbstract:BasedonresearchingofBluetoothProtocol,akindofBluetoothdatatransferringsystembasedonMCU-controllinghasbeenproposedinthepaper.Inthesystem,theMCUinwhichtheBluetoothHCIprotocolhasbeenembeddedisusedtocontroltheBluetoothmoduleonUARTand...译文:基于控制蓝牙数据传输系统摘要:蓝牙协议,是一种基于蓝牙数据传输系统的研发MCU控制协议已经被提出。
在系统中,其中,所述蓝牙HCI协议已经被嵌入MCU处于用于控制UART蓝牙模块,使...
2024/11/8 2:40:34 208KB 外文翻译文献 蓝牙 MCU 单片机
1
oduleGPS ( //////////////////// ClockInput //////////////////// CLOCK_24, // 24MHz CLOCK_27, // 27MHz CLOCK_50, // 50MHz EXT_CLOCK, // ExternalClock //////////////////// PushButton //////////////////// KEY, // Pushbutton[3:0] //////////////////// DPDTSwitch //////////////////// SW, // ToggleSwitch[9:0] //////////////////// 7-SEGDispaly //////////////////// HEX0, // SevenSegmentDigit0 HEX1, // SevenSegmentDigit1 HEX2, // SevenSegmentDigit2 HEX3, // SevenSegmentDigit3 //////////////////////// LED //////////////////////// LEDG, // LEDGreen[7:0] LEDR, // LEDRed[9:0] //////////////////////// UART //////////////////////// UART_TXD, // UARTTransmitter UART_RXD, // UARTReceiver ///////////////////// SDRAMInterface //////////////// DRAM_DQ, // SDRAMDatabus16Bits DRAM_ADDR, // SDRAMAddressbus12Bits DRAM_LDQM, // SDRAMLow-byteDataMask DRAM_UDQM, // SDRAMHigh-byteDataMask DRAM_WE_N, // SDRAMWriteEnable DRAM_CAS_N, // SDRAMColumnAddressStrobe DRAM_RAS_N, // SDRAMRowAddressStrobe DRAM_CS_N, // SDRAMChipSelect DRAM_BA_0, // SDRAMBankAddress0 DRAM_BA_1, // SDRAMBankAddress0 DRAM_CLK, // SDRAMClock DRAM_CKE, // SDRAMClockEnable //////////////////// FlashInterface //////////////// FL_DQ, // FLASHDatabus8Bits FL_ADDR, // FLASHAddressbus22Bits FL_WE_N, // FLASHWriteEnable FL_RST_N, // FLASHReset FL_OE_N, // FLASHOutputEnable FL_CE_N, // FLASHChipEnable //////////////////// SRAMInterface //////////////// SRAM_DQ, // SRAMDatabus16Bits SRAM_ADDR, // SRAMAddressbus18Bits SRAM_UB_N, // SRAMHigh-byteDataMask SRAM_LB_N, // SRAMLow-byteDataMask SRAM_WE_N, // SRAMWriteEnable SRAM_CE_N, // SRAMChipEnable SRAM_OE_N, // SRAMOutputEnable //////////////////// SD_CardInterface //////////////// SD_DAT, // SDCardData SD_DAT3, // SDCardData3 SD_CMD, // SDCardCommandSignal SD_CLK, // SDCardClock //////////////////// USBJTAGlink //////////////////// TDI, //CPLD->FPGA(datain) TCK, //CPLD->FPGA(clk) TCS, //CPLD->FPGA(CS) TDO, //FPGA->CPLD(dataout) //////////////////// I2C //////////////////////////// I2C_SDAT, // I2CData I2C_SCLK, // I2CClock //////////////////// PS2 //////////////////////////// PS2_DAT, // PS2Data PS2_CLK, // PS2Clock //////////////////// VGA //////////////////////////// VGA_HS, // VGAH_SYNC
2024/10/16 5:07:29 906B GPS FPGA
1
本资源为UART标准协议规范,对于UART开发及应用具有很大帮助。
2024/10/16 0:49:24 160KB UART 协议 规范 spec
1
C8051F340/1/2/3/4/5/6/7系列器件使用SiliconLabs的专利CIP-51微控制器内核。
CIP-51与MCS-51TM指令集完全兼容,可以使用标准803x/805x的汇编器和编译器进行软件开发。
CIP-51内核具有标准8052的所有外设部件,包括4个16位计数器/定时器、两个具有扩展波特率配置的全双工UART、一个增强型SPI端口、多达4352字节的内部RAM、128字节特殊功能寄存器(SFR)地址空间及多达40个I/O引脚。
2024/9/16 6:52:09 3.91MB C8051F 中文 pdf
1
树莓派3上用户目前无法正常是使用GPIO中的UART串口(GPIO14&GPIO15;),也就是说用户无论是想用串口来调试树莓派,还是想用GPIO中的串口来连接GPS,蓝牙,XBEE等等串口外设目前都是有问题的。
原因是树莓派CPU内部有两个串口,一个是硬件串口(官方称为PL011UART),一个是迷你串口(官方成为mini-uart)。
在树莓派2B/B+这些老版树莓派上,官方设计时都是将“硬件串口”分配给GPIO中的UART(GPIO14&GPIO15;),因此可以独立调整串口的速率和模式。
而树莓派3的设计上,官方在设计时将硬件串口分配给了新增的蓝牙模块上,而将一个没有时钟源,必须由内核提供时钟参考源的“迷你串口”分配给了GPIO的串口,这样以来由于内核的频率本身是变化的,就会导致“迷你串口”的速率不稳定,这样就出现了无法正常使用的情况。
目前解决方法就是,关闭蓝牙对硬件串口的使用,将硬件串口重新恢复给GPIO的串口使用,也就意味着树莓派3的板载蓝牙和串口,现在成了鱼和熊掌,两者无法兼得。
按照一下方法回复恢复硬件串口:1、将此文件复制到/boot/overlays/~$sudocppi3-miniuart-bt-overlay.dtb/boot/overlays2、编辑/boot目录下的config.txt文件~$sudovim/boot/config.txt3、添加或修改下面内容:dtoverlay=pi3-miniuart-bt-overlayforce_turbo=14、关闭蓝牙服务~$sudosystemctldisablehciuart5、重启系统~$sudoreboot
1
共 172 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡