 此软件主要用来解决大多数楼宇自动化软件无法访问OPC服务器的问题。
虽然有些组态软件支持OPC接口,但是购买该接口比较昂贵,由于通过OPC2BACnet可以访问OPC服务器,就可以不买OPC接口。
整个项目仅需支持一种BACnet接口即可,省去一个OPC接口的费用,从而节省成本。
 工作原理:在OPC服务器电脑上安装此软件,通过“OPC2BACnet”读OPC服务器的数据再转换成BACnetIP从站,这样其他电脑上的组态软件仅仅通过BACnetIP协议,既可以实现监视和控制OPC服务器,从而实现了和OPC服务器的系统集成。
 本软件优点,可配置性强,操作简单,稳定可靠,支持WEB访问。
在OPC服务器意外关闭的时候,该软件能够使OPC服务器自动运行起来。
2025/11/14 12:21:03 5.95MB BACnet OPC
1
NuMicro®NUC029系列是以ARM®Cortex®-M0为内核的32位微控制器,适用于工业控制以及需要多种通信接口、高集成度、高性能、低成本的应用。
Cortex®-M0是最新的ARM®嵌入式处理器,拥有32位机的性能以及与传统8位机相当的价格。
NuMicro®NUC029系列包括4个型号:NUC029LAN,NUC029ZAN,NUC029TAN及NUC029FAENUC029LAN/NUC029ZAN/NUC029TAN最高可运行到50MHz,工作电压2.5V~5.5V,温度-40℃~85℃;
NUC029FAE最高可运行到24MHz,工作电压2.5V~5.5V,温度-40℃~105℃;
因此,NUC029系列可以支持工业控制及需要高效能CPU的应用;
NUC029LAN/NUC029ZAN/NUC029TAN提供64K/64K/32Kbyteflash,4Kbytedataflash,4KbyteISPflash以及4KbyteSRAM。
NUC029FAE提供16Kbytesflash,可配置大小的DataFlash(与程序flash共享),2KbytesISPflash,及2KbytesSRAM.NUC029集成了一些系统级的外设功能,例如:I/O口,EBI(外部总线接口),定时器,UART,SPI,I2C,PWM,ADC,WDT(看门狗定时器),WWDT(窗口型看门狗定时器),模拟比较器,Brown-outDetector(掉电检测器),这可以显著降低外部器件数量,电路板空间以及系统成本。
这些外设使得NUC029适用于广泛的应用。
2025/11/14 8:54:01 7.53MB 新唐 新唐单片机 NUC029 NUC
1
猿来如此项目,jsp+servlet,项目功能完善,适合做课设与毕设参考。
内含配置视频
2025/11/14 2:15:08 234.76MB MySQL eclipse Tomcat JavaWeb
1
F5负载均衡,命令行。
配置F5的时候很重要。








2025/11/13 1:09:03 400KB 负载均衡 命令行
1
AWSCognito示例应用程序该示例应用程序显示了针对编写的一些基本功能。
涵盖以下功能;
用户注册用户登录登录后访问安全页面重设忘记的密码登出该应用程序是用PHP编写的。
我试图使代码尽可能简单,以便可以将其用作其他语言的示例。
此外,我还写了一篇博客文章,其中解释了如何。
在那里,您将找到有关如何实施AWSCognito的更多理论和背景。
入门步骤分为两个部分:使用正确的配置设置AWSCognito首先,我们将使用正确的配置设置一个新的AWSCognito用户池。
访问您的AWS控制台并转到AWSCognito服务。
单击“管理您的用户池”,然后单击“创建用户池”。
为您的池指定一个名称,然后单击“查看默认值”。
可选:编辑密码策略以删除一些要求。
如果您只是在测试,则使用简单的密码将使其更容易。
单击“编辑客户端”链接。
为您的应用程序指定一个名称,并确保禁用客户端密码并启用ADMIN_NO_SRP_AUTH选项。
点击“创建池”。
记下页面顶部的“池ID”,然后单击“应用程序”页面。
在这里,请注意App客户ID。
在.env
1
一个渐进式的框架,该框架受启发,用于构建高效且可扩展的服务器端应用程序。
:books:描述该样板可用于快速原型化后端应用程序。
它具有开箱即用的数据库,日志记录,安全性和身份验证功能。
:hammer_and_wrench:先决条件非Docker请确保在本地配置MongoDB社区,或者通过在配置集群来在云上订阅Mongo。
码头工人:spouting_whale:请确保在任何首选操作系统上安装docker桌面,以快速组合所需的依赖项。
然后按照下面概述的docker过程进行操作。
注意:DockerDesktop在Mac和Windows上都是免费的,但仅适用于Windows10Pro。
一种解决方法是获取,该将通过在VM中执行来绕过Windows10Pro必备软件。
:rocket:部署方式没有Docker的手动部署使用cp.env.example.env命令创建一个.env文件,并将现有的env变量替换为个人设置(MongoD
2025/11/12 19:04:32 286KB TypeScript
1
uBlox提供的一个很有用的GPS模块配置和调试工具——ucenter,使用ucenter软件可以修改nmea语句的输出内容和时间间隔
2025/11/12 10:07:01 14.59MB GPS测试软件
1
英语讲师思科认证网络基础(1)解释终端用户设备和本地网络如何与全球互联网交互。
●解释网络连接要求。
©2016思科和/或其附属公司。
版权所有。
思科文件是公开的。
共4页第2页●使用集成网络路由器构建小型网络。
●解释IP寻址的重要性。
●解释TCP/IP套件的协议如何实现网络通信。
●配置集成无线路由器和无线客户端,以安全连接到互联网。
●配置基本网络安全。
●使用Cisco设备建立一个简单的计算机网络。
●解决家庭和小型企业网络中常见的网络问题。
2025/11/12 4:51:31 1MB Cisco CCNA TCP/IP Routers
1
基于echarts3.0以及百度地图的个人轨迹实现,实现了点随线顺序移动,代码里有详细的注释,可控制执行时间、执行顺序、延迟执行等,移动图标自定义配置等
2025/11/11 10:17:28 542KB echarts 百度地图 个人轨迹
1
废话不说了,下面进入正题,学习FPGA经历了这么几个阶段:①、Verilog语言的学习,熟悉Verilog语言的各种语法。
②、FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。
③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosIIIDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosIIC语言程序,调试板子各模块功能。
先来说说第一个阶段,现在主要的硬件描述语言有VHDL,Verilog两种,在本科时老师一般教VHDL,不过现在Verilog用的人越来越多,其更容易上手(与C语言语法比较类似),也更灵活,现在的IC设计基本都用Verilog。
像systemC,systemVerilog之类的应该还在萌芽阶段,以后可能会有较大发展。
鉴于以上原因我选择了Verilog作为我学习的硬件描述语言。
其实有C语言的基础,学起Verilog的语言很简单,关键要有并行的概念,所有的module,assign,always都是并行的,这一点与软件语言有明显不同。
这里推荐几本评价比较好的学习Verilog的书籍:①、《verilog数字系统设计教程》,这本书对于入门是一本很好的书,通俗易懂,让人很快上手,它里面的例子也不错。
但本书对于资源优化方面的编程没有多少涉及到。
②、《设计与验证VerilogHDL》,这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉,呵呵。
学习Verilog其实不用看很多书,基本的语法部分大家都一样,关键是要自己会灵活应用,多做练习。
Verilog语言学了一段时间,感觉自己可以编点东西,希望自己编的程序在板子上运行看看结果,下面就介绍我学习的第二个阶段。
刚开始我拿了实验室一块CPLD的开发板做练习,熟悉QuartusII的各种功能,比如IP的调用,各种约束设置,时序分析,Logiclock设计方法等,不过做到后面发现CPLD的资源不太够(没有内嵌的RAM、不能用SignalTapII,LE太少等),而实验室没有FPGA开发板,所以就萌生了自己做FPGA开发板的意图,刚好Cadence我也学的差不多了,就花了几天时间主要研究了FPGA配置电路的设计,在板子上做了Jtag和AS下载口,在做了几个用户按键和LED,其他的口全部引出作为IO口,电路比较简单,板子焊好后一调就通了(心里那个爽啊...)。
我选的FPGA是cycloneII系列的EP2C5,资源比以前的FPGA多了好几倍,还有PLL,内嵌的RAM,可以试试SignalTapII,用内嵌的逻辑分析仪测试引脚波形,对于FPGA的调试,逻辑分析仪是至关重要的。
利用这块板子我完成了项目中的几个主要功能:RS232通信,指令译码,配置DDS,AD数据高速缓存,电子开关状态设置等,在实践中学习起来真的比平时快很多,用到什么学什么动力更大。
这个时候我主要看的数据有这几本感觉比较好:①、《AlteraFPGA/CPLD设计(基础篇)》:讲解一些基本的FPGA设计技术,以及QuartusII中各个工具的用法(IP,RTL,SignalProbe,SignalTapII,TimingClosureFloorplan,chipEditor等),对于入门非常好。
②、《AlteraFPGA/CPLD设计(高级篇)》:讲解了一些高级工具的应用,LogicLock,时序约束很分析,设计优化,也讲述了一些硬件编程的思想,作为提高用。
③、《FPGA设计指南--器件,工具和流程》:这本书看了他的目录忍不住就买了,这本书讲述了FPGA设计的各个方面,虽然每个方面都是点到为止,但能让你有个整体的概念,了解FPGA的所有设计功能,了解FPGA开发的整个流程。
2025/11/11 0:01:05 131.03MB FPGA 学习 文档 合集
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡