数字电子技术基础组合逻辑电路.ppt
2024/4/22 5:42:45 2.27MB 数字电子技术 组合逻辑电路 课件
1
大话处理器:处理器基础知识读本的真正完整本,全部八章,手动呕血扫描加书签,非网上那种6.33MB的太监版~!以全家人性命为誓~!作者简介  万木杨,网名木兮清扬,华为公司服务近6年,曾任软件工程师、算法工程师、系统工程师,擅长多媒体算法设计和编写高效代码。
作者自2004年起开始研究多媒体算法,从语音识别,到人脸动画,再到视频编解码,足迹遍布语音、图像、视频、3D。
自2006年在DSP上编写程序,从此开始深入研究处理器内部结构,后来接触过大量的半导体公司和处理器芯片,对处理器技术和产品有着深刻的理解。
闲暇之余,作者喜爱读书,多年来保持平均两周一本的速度。
·查看全部>>目录第1章漫游计算机世界1.1计算机的前世、今生、来世1.2计算机分门别类1.3PC机结构探秘第2章初识处理器——掀起你的盖头来2.1处理器是怎样工作的——处理器的硬件模型2.2怎样来使用处理器——处理器的编程模型2.3处理器的分层模型2.4选什么样的处理器——适合的才是最好的第3章指令集体系结构——处理器的外表3.1指令集是什么3.2指令集发展的来龙去脉3.3指令集的五朵金花3.4地盘之争3.5汇编语言格式——没有规矩不成方圆第4章微架构——处理器的内心世界4.1跟着顺溜学流水线4.2从子弹射击到指令执行4.3从顺序执行到乱序执行——因时制宜4.4处理器并行设计——并行,提高性能的不二法门4.5指令并行(InstructionLevelParallelism)4.6数据并行(DataLevelParallelism)4.7线程并行(ThreadLevelParallelism)4.8并行总结4.9微架构总结第5章Cache——处理器的“肚量”5.1什么是Cache——探索既熟悉又陌生的领域5.2处理器的Cache结构——探索那些鲜为人知的秘密5.3Cache一致性5.4片内可寻址存储器——软件管理的Cache第6章编写高效代码——时间就是生命6.1软件效率——21世纪什么最重要?效率!6.2减少指令数——勤俭持家6.3减少处理器不擅长的操作——不要逼我做我不喜欢的事情6.4优化内存访问——别让包袱拖垮了你6.5充分利用编译器进行优化——编译器:我才是优化第一高手6.6利用多核来加速程序——人多力量大第7章SOC——吸星大法7.1SOC大一统时代7.2IP核第8章“芯”路历程——明明白白我的“芯”8.1逻辑电路基础——计算机的基本构成8.2芯片设计——芯者,国之大事,不可不察也8.3芯片制造——点沙成金
2024/3/30 4:01:22 24.3MB 大话处理器 pdf 完整版 pdf
1
计算机组成原理实验报告一:运算器实验1. 实验目的与要求:实验目的:(1)掌握算术逻辑运算器单元ALU(74LS181)的工作原理。
(2)掌握简单运算器的数据传输通道。
(3)验算由74LS181等组合逻辑电路组成的运输功能发生器运输功能。
(4)能够按给定数据,完成实验指定的算术/逻辑运算。
实验要求:完成实验接线和所有练习题操作。
2024/3/22 13:03:21 54KB 计组 实验报告
1
北京大学数字逻辑设计实验课程讲义(2018年)目录:实验一:门电路延迟特性测量与仪器的使用实验二:全加器及组合逻辑电路的设计方法实验三:二位数值比较器实验四:译码器及其应用实验五:数据选择器及其应用实验六:读写存贮器实验七:触发器与移位寄存器实验八:计数器实验九:并行加减集成逻辑电路管脚图关于自主设计
1
题目设计一个ALU运算器,该部件包括五个输入端A、B、C、S1、S0和两个输出端F、R。
实现功能如下所示输入端S1 输入端S0 功能0 0 实现R=A+B,如果溢出则F=1,否则F=00 1 实现R=A-B,如果溢出则F=1,否则F=01 0 测试A=0,如果A=0,且C=0,则F=0,否则F=11 1 测试A=B,如果A=B,且C=0,则F=0,否则F=1设计思路根据上表的描述,可以定义真值表,根据真值表将S1S0四种情况下分别画出相应的F和R的AB关于C的卡诺图,由此可以分别推算出F和R的逻辑表达式,根据此表达式便可以画出对应的数字逻辑电路。
2024/3/4 12:16:44 93KB 硬件课程设计 仿真软件 报告
1
简单的数电电梯控制系统,中小规模逻辑电路。
2024/1/6 11:09:32 651KB 中小规模逻辑电路
1
用逻辑电路实现的密码锁还兼有门铃的作用,可以预置密码
2024/1/4 0:36:51 195KB 逻辑电路 密码锁 门铃
1
安徽工程大学数字逻辑课程设计数字显示电子钟三,2020年原创。
设计和要求:设计一个能显示分、时并有闹钟的数字电子钟逻辑电路,要求如下:(1)由石英多谐振荡器和分频器产生1/60Hz标准分脉冲。
(2)计时电路为“分电路”和“时电路”,“闹铃电路”只设计“时电路”。
(3)“分电路”为00—59的六十进制计数、译码、显示电路。
(4)“时电路”为00—23的二十四进制计数、译码、显示电路。
(5)计时时间和闹铃时间均可校正,校正时钟为单次脉冲。
设定的闹钟时间到达时,电路有持续30秒的有间断的声响提示,声响频率约为1000Hz。
内含课程设计报告及仿真文件
1
基本逻辑门实验简单组合逻辑电路设计、组装与调测试三态门特性研究与典型应用中规模集成电路功能测试及应用加法器设计与实现触发器移位寄存器及其应用时序电路分析集成计数器及应用四相时钟分配器设计
1
要求:(1)、设计一个模拟拔河游戏比赛的逻辑电路。
(2)、电路使用7个(或9个)发光二极管,开机后只有在拔河绳子中间的发光二极管亮。
(3)、比赛双方各持一个按钮,快速不断地按动按钮,产生脉冲,谁按得快,发光的二极管就向谁的方向移动,每按一次,发光二极管移动一位。
(4)、亮的发光二极管移到任一方的终点时,该方就获胜,此后双方的按钮都应无作用,状态保持,只有当裁判按动复位后,在拔河绳子中间的发光二极管重新亮。
(5)、用七段数码管显示双方的获胜盘数。
2023/11/18 0:27:37 668KB 拔河 游戏 报告
1
共 74 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡