ADS的低噪放模型ATF54143,想要的同学可以下载下来
2025/4/24 2:35:23 18KB ADS
1
此为PDF电子书.要源码的见我其他下载资源.总共4个分卷,此为第1个.下全了才能正常解压.国内电子设计界著名教授北航夏宇闻又一力作!本书是《Verilog数字系统设计教程》(第2版)的姊妹篇。
内容简介回到顶部↑VerilogSOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。
本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。
本书通过由浅入深的10个实验,详细地介绍了ModelSim6.0和QuartusⅡ8.1的操作步骤,扼要地介绍了QuartusⅡ8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器NiosⅡ等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。
本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。
为了使阐述的内容更加具体,本教程中的每个实验均选用AlteraFPGA(型号为CycloneⅡEP2C35F672C8)实现,并在革新科技公司专业级实验平台GXSOC/SOPC运行通过。
本书可作为电子信息、自动控制、计算机工程类大学本科高年级学生和研究生的教学用书,亦可供其他工程技术人员自学与参考。
目录回到顶部↑第1讲ModelSimSE6.0的操作 1.1创建设计文件的目录 1.2编写RTL代码 1.3编写测试代码 1.4开始RTL仿真前的准备工作 1.5编译前的准备、编译和加载 1.6波形观察器的设置 1.7仿真的运行控制 总结 思考题第2讲Quartus8.1入门 2.1QuartusⅡ的基本操作知识 2.2QuartusⅡ的在线帮助 2.3建立新的设计项目 2.4用线路原理图为输入设计电路 2.5编译器的使用 2.6对已设计的电路进行仿真 2.7对已布局布线的电路进行时序仿真 总结 思考题.第3讲用Altera器件实现电路 3.1用CycloneⅡFPGA实现电路 3.2芯片的选择 3.3项目的编译 3.4在FPGA中实现设计的电路 总结 思考题第4讲参数化模块库的使用 4.1在QuartusⅡ下建立引用参数化模块的目录和设计项目 4.2在QuartusⅡ下进入设计资源引用环境 4.3参数化加法-减法器的配置和确认 4.4参数化加法器的编译和时序分析 4.5复杂算术运算的硬件逻辑实现 总结 思考题第5讲锁相环模块和SignalTap的使用第6讲QuartusⅡSOPCBuilder的使用第7讲在NiosⅡ系统中融入IP第8讲LCD显示控制器IP的设计第9讲BitBLT控制器IP第10讲复杂SOPC系统的设计本书的结束语附录GXSOC/SOPC专业级创新开发实验平台
2025/4/23 21:32:17 11.44MB Verilog SOPC FPGA
1
2011-10-1117:09:27各位搞IT的兄弟姐妹们:你们辛苦了!小弟之前老是被那些打盗版的“白撞”骚扰,一直都想随时知道公司内所有电脑的硬件及软件的信息,这对我们IT管理和决策提供最重要的参考信息,所以我和肇庆IT*会的阿和、小曾花了点时间写了这个小程式,现在发布给大家免费使用,请下载附件ZQITG.rar注意:因为本程式有读取注册表数值的过程,所以有些防毒软件会阻止运行。
2025/4/23 13:15:57 1.27MB IT
1
5.1.62版本亲测可用.我想版本号差的不是太多都可以通用.
2025/4/23 8:22:45 268KB 5.1.62 mysql data dll
1
1.参考文献格式以哈尔滨工程大学毕业论文为基础,因为本校特码不是国标那种类型的!艹2.具体事例参考图片3.支持作者大小写混写(反正自动纠正为首字母大写),中文不做改变4.支持题目大小写混输入,可选择题目改变类型5.目前支持四种格式,期刊,论文,书籍,会议,以后可根据情况再加入6.支持起始页尾添加'P'或者'页',其实都是支持字符串输入的6.若不选择格式类型,题目类型,默认为期刊,题目不做改变7.此为beta版本,若有建议请联系MrLevo@outlook.com或15645183037@163.com8.如果想定制自己学校的参考文献生成器,请将word格式的四种论文格式模板发送至7的邮箱。
9.最后,此软件完全免费,绿色,大小为7.12MB,请勿用于商业用途(虽然很low但是这是定制版本,和cnki这类不一样,btw,cnki那个160+mb还要钱!)havefun!----2016.7.9更新1.增加对输入文献的多选复制2.增加对长文献的拖拽查看
2025/4/23 1:41:13 7.07MB 参考文献 python
1
AndroidStudio3.1使用libpcap研究,没有学过android/java。


只是业余研究,想自己写个抓包程序。
2025/4/22 2:31:34 15.02MB Android NDK jni
1
MFC完成将exe嵌套到静态文本Static或picture内,里面的代码也可以将自己想绑定的控件或者opencv窗口到静态文本或者picture内
2025/4/21 12:38:32 11.93MB 嵌套exe
1
添加过程:右击工程--->buildpath--->configurebuildpath--->AddExternalJars然后点击OK添加成功。
然后在ReferencedLibraries就能看到追加的jar包,展开可以看到里面的package和类。
想用的时候,在自己的java文件中直接通过import导入即可。
就想用JDK里的一样,如:importjava.util.List
2025/4/21 1:33:55 105KB jso
1
Intel/MarvellPXA270开发板资料想要了解学习嵌入式开发的朋友可以看下
2025/4/19 19:10:52 886KB PXA270,ARM,Intel/Marvell PXA270
1
modules.tf-作为代码生成器的基础结构-从可视化图到Terraform该存储库中的代码用于根据使用创建的可视化图将基础设施作为Terraform配置生成。
是的开源项目。
我该如何尝试?在注册一个免费帐户。
在Web浏览器中绘制AWS架构(您也可以导入实时AWS资源)。
单击右上角的“导出”和“平台代码导出”。
下载档案并将其解压缩到本地。
按照README.md的分步说明进行README.md,您可以在其中找到它。
生成的Terraform配置如何?在存储库中,您可以看到从示例“WebAppReferenceArchitecture”生成的确切配置代码。
原始基础设施记录完整的代码执行支持者该项目部分由赞助,这是。
监控提供的无服务器应用程序。

开发人员指南该项目是使用在上运行的编写的Python3.7应用程序。
阅读和以熟悉它。
如果您想为这个项目做出贡献,请阅读以获取更多见解。
贡献者代码贡献者这个项目的存在要感谢所有贡献者。
财务贡献者成为财务贡献者,并帮助我们维持我们的社区。
[]个人组织机构与您的组
2025/4/19 10:23:03 260KB aws-lambda serverless terraform visual
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡