PCF8583功能:定时,中断触发单片机外中断,i2c总线,低功耗.本人声明,此资料又整理升级了,以前的有些乱,许多人看不明白.此资料供单片机开发爱好者参考使用,请不要随意转载.资料中有其详细使用, 新加了c程序及演示示例,供大家参考使用.注意资料要用AdobeReader6.0或超星阅读器才能打开.
1
包含simulinkVehicleNetworkToolbox工具支持kvaser设备的安装包插件及安装配置说明,kvaser最新版本驱动,Kvaser与simulink通信测试demo(亲测),对实际总线上的信号上传给simulink实时仿真提供了解决思路。
2023/11/15 5:41:04 182.96MB Simulink Kvaser CAN
1
LPM_ROM和LPM_RAM设计一实验目的掌握FPGA中LPM_ROM的设置:1作为只读寄存器ROM的工作特性和配置方法;
2学习将程序代码或数据以MIF格式文件加载于LPM_ROM中;
掌握lpm_ram_dp的参数设置和使用方法:1掌握lpm_ram_dp作为随即存储器RAM的设置;
2掌握lpm_ram_dp的工作特性和读写方法;
3掌握lpm_ram_dp的仿真测试方法。
二实验要求1LPM_ROM定制和测试LPM_ROM的参数设置:LPM_ROM中数据的写入,即初始化文件的编写;
LPM_ROM的实际应用,在GW48实验台上用N0.0电路模式测试。
2LPM_RAM定制和测试LPM_RAM的参数设置;
LPM_RAM的实际应用,在GW48实验台上用N0.0电路模式测试。
三实验原理用户可编程硬件FPGA芯片设计,有许多可调用参数化库模块LPM(LibraryParameterizedModules),课直接调用设置,利用嵌入式阵列块EAB(EmbedArrayBlock)构成lpm_ROM,lpm_RAM等各种存储器结构。
Lpm_ROM有5组信号:地执信号address[];
数据信号q[];时钟信号inclock、outclock;允许信号memenable.其参数是可以设定的。
由于ROM是只读寄存器,它的数据口试单向的输出端口,数据是在对FPGA现场配置时,通过配置文件一起写入存储单元的。
Lpm_ram_dq的输入/输出信号如下:地址信号address[];RAM_dqo的存储单元地址;
数据输入信号DATA[]RAM_dqo的数据输入端;
数据输出信号Q[];
RAM_dqo的数据输出端;
时钟信号CLK;读/写时钟脉冲信号;
读写信号W/R读/写控制信号端数据从总线端口DATA[]输入。
丹输入数据和地址准备好以后,由于在inclock上的信号是地址锁存时钟,当信号上升沿到来时,地址被锁存,于是数据被写入存储单元。
数据的读出控制是从A[]输入存储单元地址,在CLK信号上升沿到来时,该单元数据从Q[]输出。
W/R为读/写控制端,低电平时进行读操作,高电平时进行写操作;
四实验步骤
2023/11/14 3:08:52 123KB LPM_ROM和LPM_RAM设计
1
STM32F103实现单总线驱动AM2305代码。
2023/11/12 8:43:28 2KB AM2305 STM32 单总线
1
采用51单片机作为主控制器,通讯方式为485总线,通讯协议为Modbus,波特率为9600,8位数据,1个停止位,无校验位;
本程序作为从机部分编写的;
2023/11/11 12:06:41 94KB modbus 51单片机
1
附件是RTEX的总线的驱动程序,欢迎大家下载测试。

同时还包含连个参考PDF文件
2023/11/10 10:41:17 540KB RTEX
1
《TMS320F28335DSP原理及开发编程》介绍了T1公司最新推出的TMS320F28335DSP芯片的基本结构、工作原理、应用配制以及示例程序等。
《TMS320F28335DSP原理及开发编程》共13章,第1章是对TMS320F28335的概述,第2章介绍系统控制与中断,第3章介绍外部接口,第4章介绍。
PWM模块,第5章介绍增强捕捉eCAP模块,第6章介绍增强正交编码脉冲eQEP模块,第7章介绍模数(A/D)转换器,第8章介绍串行外设接1:1(sPI)模块,第9章介绍串行通信接口(scI)模块,第10章介绍。
CAN总线模块,第11章介绍IzC总线,第12章介绍BootROM引导模式,第13章介绍直接存储访问(DMA)模块。
2023/11/10 3:20:54 101.11MB 28335
1
详细介绍了vivadoFFT9.0版本AXIS总线IP核的使用过程,附测试仿真代码
2023/11/9 17:14:50 792KB fpga vivado fft axis
1
DE2-115配套书籍,台湾进口书籍PDF版本,以及配套代码以及官网2013更新的中文参考手册。
对新手比较友好,可以快速入门。
1.核心的FPGA芯片:CycloneIV4CE115F29,从名称可以看出,它包含有115千个LE。
Altera下载控制芯片-EPCS64以及USB-Blaster对Jtag和as模式的支持。
2.存储用的芯片有:2-MbyteSRAM,64-MbyteSDRAM,8-MbyteFlashmemory3.经典IO配置:拥有4个按钮,18个拨动开关,18个红色发光二极管,9个绿色发光二极管,8个七段数码管,16*2字符液晶显示屏,4.超强多媒体:24位CD音质音频芯片WM8731(Mic输入+LineIn+标准音频输出),视频解码芯片(支持NTSC/PAL制式),带有高速DAC视屏输出VGA模块。
5.更多标准接口:通用串行总线USB控制模块以及A、B型接口,SDCard接口,IrDA红外模块,2个10/100/1000M自适应以太网络适配器,RS-232标准串口,PS/2键盘接口6.其他:50M晶振,支持外部时钟,80针带保护电路的外接IO,1个hsmc连接器
2023/11/2 17:21:07 108.24MB FPGA DE2-115 实战宝典 中文参考手册
1
【例9.1】——RS422总线远程控制9.1232通信芯片应用实例9.3小节双机RS485通信应用实例
2023/11/1 12:31:23 112KB RS232 单片机 Proteus 串行
1
共 511 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡