《FPGACPLD设计工具──Xilinx+ISE使用详解》,需要的下载
2024/9/1 19:43:42 11.16MB ISE
1
洗衣机控制器的要求1)设计一个电子定时器,定时时间为99秒,控制洗衣机作如下运转:启动→正转20秒→暂停10秒→反转20秒→暂停10秒→定时时间未到回到“正转20秒→暂停10秒→……”,定时到则停止;
2)若定时到,则停机发出LED全亮作为指示信号;
3)用数码管显示洗涤的剩余时间(秒数),按倒计时方式对洗涤过程作计时显示,直到时间到,停机;
洗涤过程由按下按键开始;
用LED0、LED3、LED6分别表示“正转”、“暂停”、“反转”三个状态,按复位键返回初始状态。
FPGA芯片为XILINX的XC7A100T,软件版本vivado2018.2,程序已经写好绑上自己的管脚就能用,里面有debug和testbench调试程序。
2024/8/29 5:25:01 22.48MB vivado fpga verilog 洗衣机控制程序
1
xilinx最新的开发工具vivado的简明教程,适合从ise转vivado的开发者,代理商提供的,简单明了,中文的,是快速上手vivado的非常好的资料。
2024/8/15 1:56:03 2.56MB xilinx vivado
1
自己画的XILINX的K7系列,k325的FPGA板cadence原理图文件,需要的可以下载,xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件xc7k325的FPGA板cadence原理图文件
2024/8/14 8:47:58 424KB Xilinx FPGA K325
1
Xilinx公司的spartan3e开发板LCD例程,采用Verilog语言编写,对于初学者来说是很好的学习例程。
2024/8/12 1:14:08 128KB spartan3e 例程
1
xilinx器件XC7K325T资料
2024/7/22 13:35:01 2.35MB XC7K325t
1
modelsim2019.2+vivado2018.2仿真xilinx原语,及仿真中的相关问题记录
1
Xilinx.CPLD源码参考设计.7z
2024/6/29 19:37:29 4.76MB Xilinx.CPLD源码参考设
1
xilinx的fpga+pcie数据采集卡,包括linux驱动以及测试程序
2024/6/11 2:06:07 4.45MB xilinx fpga+pcie linux
1
用verilog实现FOC算法的SVPWM部分,工程是quartus13.0建立的,用的IP核较少,可移植性强,可以轻松用到xilinx,lattice等平台上。
2024/6/1 1:23:40 22.95MB FPGA verilog SVPWM 电流环
1
共 139 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡