南京研旭的CCS3.328335DSP开发例程。
例程极其丰富,应用广泛,价值很高。
共计58个例程内容有GPIO、TIMER、WATCHDOG、CAP、QEP、CAN、SPI、MCBSP、I2C、AD、DA、PWM、UCOS、FFT、FIR、EEROM、RAM、FLASH、DMA、TCP等等
2024/6/18 4:53:41 33.41MB DSP 28335 CCS3.3 研旭
1
维尔图库贝该项目不再开发。
我出于历史的考虑将其保留在网上,但是您不应该期望它会起作用,并且绝对不要期望其支持,修复或功能。
Virtuakube设置了虚拟Kubernetes集群进行测试。
与minikube或云集群相比,它具有几个优点:支持任意数量的节点,仅受系统RAM限制。
可以在没有root特权的情况下运行(某种程度上-当前仍然需要docker特权才能构建映像)。
无需互联网即可运行。
因为它模拟完整的以太网LAN,所以可以用来测试联网的系统。
初始设置后,可以在不到10秒钟的时间内重新创建复杂的VM和网络拓扑,非常适合运行大量的单元测试。
这是一个非常年轻的系统,并且是为测试的需求而,但是对于使用Kubernetes和测试场景,它似乎通常都非常有用。
但是,到目前为止,您应该期望API会经常更改。
欢迎用户和贡献者,但是请注意,您正在使用的是非常年轻的软件。
60KB Go
1
新版MDK-RAM_v5.25.2使用JLink下载调试““**JLinkWarning:Mis-alignedmemoryread:Address:......”错误解决
2024/5/25 16:19:51 1.94MB 问题解决
1
本手册是STM32微控制器产品的技术参考手册参照2009年12月RM0008ReferenceManual英文第10版,技术参考手册是有关如何使用该产品的具体信息,包含各个功能模块的内部结构、所有可能的功能描述、各种工作模式的使用和寄存器配置等详细信息。
技术参考手册不包含有关产品技术特征的说明,这些内容在数据手册中。
数据手册中的内容包括:产品的基本配置(如内置Flash和RAM的容量、外设模块的种类和数量等),管脚的数量和分配,电气特性,封装信息,和定购代码等。
2024/5/14 11:25:42 13.64MB STM32 参考手册
1
A、方法:   连续取N个采样值进行算术平均运算      N值较大时:信号平滑度较高,但灵敏度较低      N值较小时:信号平滑度较低,但灵敏度较高      N值的选取:一般流量,N=12;
压力:N=4B、优点:   适用于对一般具有随机干扰的信号进行滤波   这样信号的特点是有一个平均值,信号在某一数值范围附近上下波动C、缺点:   对于测量速度较慢或要求数据计算速度较快的实时控制不适用   比较浪费RAM
2024/5/1 15:58:52 453KB PLC程序
1
中位值平均滤波法A、方法:   相当于“中位值滤波法”+“算术平均滤波法”   连续采样N个数据,去掉一个最大值和一个最小值   然后计算N-2个数据的算术平均值      N值的选取:3~14B、优点:   融合了两种滤波法的优点   对于偶然出现的脉冲性干扰,可消除由于脉冲干扰所引起的采样值偏差C、缺点:   测量速度较慢,和算术平均滤波法一样   比较浪费RAM
2024/4/26 3:42:01 296KB PLC程序
1
参考《16位5级流水无cache实验CPU课程设计实验要求》文档及其VHDL代码,在理解其思想和方法的基础上,将其改造成8位的5级流水无cache的实验CPU,包括对指令系统、数据通路、各流水段模块、内存模块等方面的改造。
利用VHDL语言编程实现,并在TEC-CA平台上进行仿真测试。
为方便起见,后续16位5级流水无cache实验CPU简记为ExpCPU-16,而8位的则记为ExpCPU-8。
对于内存模块的改造,参考《计算机组成原理》课程综合实验的方法,独立设计一块8位的RAM。
(1)利用TEC-CA平台上的16位RAM来存放8位的指令和数据;
(2)实现一条JRS指令,以便在符号标志位S=1时跳转。
需要改写ID段的控制信息,并改写IF段;
(3)实现一条CMPJDR,SR,offset指令,当比较的两个数相等时,跳转到目标地址PC+1+offset;
(4)可以探索从外部输入指令,而不是初始化时将指令“写死”在RAM中;
(5)此5段流水模块之间,并没有明显地加上流水寄存器,可以考虑在不同模块间加上流水寄存器;
(6)探索5段流水带cache的CPU的设计。
2024/3/14 23:02:54 2.29MB 华南农业大学 计组实验
1
分别基于Hynix公司的SRAMHY64UD16322A和DRAMHY57V281620E,介绍了采用两种不同的RAM结构,通过CPLD来设计并实现大容量FIFO的方法。
2024/3/14 1:26:29 663KB SRAM DRAM CPLD 大容量FIFO
1
以STM32F103C8T6为控制器,L298N驱动两个直流电机,通过3个反射式红外传感器采集数据,采用两节3.2V锂电池串联作为电源的巡线小车。
车上搭在了其他模块,如:超声波测距模块、显示屏模块等。
程序为C语言编写。
  数据流向:   传感器->ADC->DMA->RAM->PID控制器->PWM->L298N->直流电机  红外反射传感器:有发射头和接收头,发射头发出红外光经物体表面反射进入接收头,根据不同颜色表面对光的反射率不同,达到识别路径的目的。
  用于测试的路径可以采用如下方式制作:  在A0的白纸上粘贴黑色电工胶带作为巡线路径。
2024/3/1 6:09:10 610KB 巡线小车 PID STM32
1
摘要:文章详细介绍了IDT公司生产的新型先进先出异步CMOSFIFO存储寄存器芯片IDT7203的组成结构、功能原理和运行方式,分析了它的字长和字深的扩展方法。
给出了IDT7203芯片在虚拟示波器硬件系统设计中的应用方法。
  关键词:先进先出存储器单片机数据传输IDT7203在某些高速数据传输和实时显示控制领域中,往往需要对数据实现快速存储和发送。
而要实现这种高速数据的传输,则必须对数据进行快速采集、顺序存储和传送,而传统的存储器(如RAM系列)却无法胜任。
IDT72XX系列是IDT公司新推出的先进先出(FIFO)存贮器芯片。
它具有双口输入输出、采集传送速度快和先进先出的特点,能满足高速数据传
2024/2/27 4:12:29 251KB
1
共 83 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡