用FPGA实现1024点FFT算法,内部有说明的哦,同时有VHDL和VERILOG都有
2023/8/3 2:11:22 521KB 用FPGA实现1024点FFT算法
1
数字信号VLSI方案verilog语言64点快捷傅里叶(FFT)变更
2023/3/24 6:34:52 1.19MB FFT
1
快速傅立叶变换(FFT)作为时域和频域转换的基本运算,是数字谱分析的必要前提。
传统的FFT使用软件或DSP实现,高速处理时实时性较难满足。
FPGA是直接由硬件实现的,其内部结构规则简单,通常可以容纳很多相同的运算单元,因而FPGA在作指定运算时,速度会远远高于通用的DSP芯片。
FFT运算结构相对比较简单和固定,适于用FPGA进行硬件实现,并且能兼顾速度及灵活性。
本文介绍了一种通用的可以在FPGA上实现32点FFT变换的方法。
2023/3/4 19:51:44 8.08MB fpga 傅里叶变换(FFT)IP核
1
16点FFT基四算法matlab
2023/3/3 17:30:31 939B 16点 FFT
1
C语言编写的1024点的FFT,以前做国赛的时候本人写的,分享出来大家一起用吧,里面写了基本的用法,有编程基础的人很快就看懂了,使用查表法做的,内存占用也做了极大优化,目前在STM32上,72M的计算速度为200-300ms,因为用的是1024点全局变量,所以在计算的时候会用到8*1024B=8.192k的内存,建议单片机RAM至少在10k以上,以免导致程序无法运行,因为点数比较大,内存占用较多,所以建议选用STM32这种运行速度较快的单片机
2023/2/18 17:47:57 7KB FFT 1024
1
本人写,用于学习交流,采样用ad在时域以一定频率等间隔采样,完成一组数据采集存储后,MCU进行FFT输出频谱数组
2023/2/17 5:04:28 6.38MB STM32 FFT 频谱采集
1
2048点FFT的matalb程序,生成每一级的地址规律,对编写FFT2048点的verilogHdl代码很有作用经过实验验证
2023/2/6 15:31:36 17KB MATLAB FFT 地址规律 VERILOG
1
c言语实现64点FFT源代码,经上机检验,绝对可行。
也可以计算IDFT。
2023/2/3 19:01:18 1KB FFT c语言
1
2048点FFT在FPGA下完成的Verilog程序
2018/7/20 5:42:55 unknown FFT FPGA
1
本人在matlab中写的3780点FFT的混合基算法。
分为63x60.63又分为7x9.60分为3x4x5。
2021/11/1 17:35:43 2KB 混合基、FFT
1
共 23 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡