现今,银行储蓄系统的规模日益壮大。
随着客户需求不断增加,开发了各种不同类型的储蓄系统,银行储蓄系统逐渐走向综合化,安全化,高效化。
由此,我们第一小组。
通过网络对该银行储蓄系统项目进行详细调查研究,初拟一个简单的系统实现报告,一方面是为了熟知银行储蓄系统具体的设计实现过程,另一方面是对数据库设计的探索和认识,了解数据库设计的全过程以及会用数据库设计其它有实用性的系统。
2025/9/25 2:12:17 958KB 银行 管理 存取
1
北邮计算机网络课程实验滑动窗口协议选择重传协议与go-back-n协议压缩包内附实验报告与配套代码
1
广工,计科,移动计算,课程设计,里面有报告,可以直接提交
2025/9/24 5:53:38 382KB 移动计算 课程设计
1
监控器扩展的AFL监视和报告工具该程序处理由afl-fuzz生成的发现目录,并以各种格式显示发现。
用法./afl-monitor[-n|--nocolor][-c|--commandLine][-v|--verbose][-h|--htmloutput_directory][-e|--executecommand][-r|--recursivesecond_count]findings_directorydiscovery_directory参数应指向一个现有的发现目录,其中包含一个或多个afl-fuzz实例的状态目录。
选件-n|
2025/9/24 0:44:18 692KB statistics monitoring overview graphing
1
所选设计的项目:四路彩灯显示系统设计1.设计任务设计一个四路彩灯控制器,要求系统启动后自动从初始状态按照规定程序完成3个节拍的循环演示。
第一节拍:四路彩灯从左向右逐次渐亮,灯亮时间1S,共用4S;
第二节拍:四路彩灯从右向左逐次渐灭,也需4S;
第三节拍:四路彩灯同时亮0.5S,然后同时变暗,进行4次,所需时间也为4S。
2025/9/22 12:15:51 884KB 四路彩灯
1
ubuntu的详细安装步骤,可用作实验报告,内容详细,包括实验原理,实验步骤,实验结果,实验总结等等,反正就是很全
2025/9/22 3:43:46 2.51MB 计算机网络
1
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。
总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。
并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。
该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
2025/9/21 15:19:19 528KB FPGA,数字钟
1
1)实现数字时钟准确实时的计时与显示功能;
2)实现闹钟功能,即系统时间到达闹钟时间时闹铃响;
3)实现时间和闹钟时间的调时功能;
4)实现流水灯指示功能。
2025/9/21 13:04:28 1.97MB FPGA NIOS 电子钟
1
计算机网络课程设计-ping程序设计与实现报告及代码附录
2025/9/20 19:36:47 209KB 网络ping
1
车道偏离预警系统(LDW)研究报告
2025/9/20 13:36:47 2.59MB 车道偏离预警 LDW
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡