都是本人做的实验,内含以下文件:555.ms10Circuit1.ms10Circuit2.ms10CLOCK.ms10实验2.ms10实验3-一阶有源低通滤电路.ms10实验3-减法运算电路.ms10实验3-反相加法运算电路.ms10实验3-反相比例运算电路.ms10实验3-反相积分运算电路.ms10实验3-微分运算电路.ms10实验3-滞回比较器.ms10实验3-过零电压比较器.ms10实验6-乘法电路.ms10实验6-函数发生电路.ms10实验6-平方电路.ms10实验6-开方电路.ms10实验6-除法电路.ms10实验7-多谐振荡器.ms10实验7-大范围可调占空比方波发生器电路.ms10实验8-quanjiaqi.ms10实验8-优先编码器.ms10实验8-全加器电路.ms10实验8-用74ls153组成的全加器仿真电路.ms10实验8-译码器驱动指示灯电路.ms10差动放大器111.ms10
2024/6/1 20:54:48 5.16MB multisim 实验 原理图 例子
1
用数据结构链表的知识实现多项式的加法,减法,乘法运算。
包括相关源代码和设计报告。
2024/5/23 5:26:29 206KB 多项式运算
1
Hdu计组Verilog实验二16位超前进位加法器减法器。
希望能帮到大家的实验。
2024/4/15 9:23:47 224KB Verilog
1
减法聚类的多分量线性调频信号检测与参数估计算法
2024/3/26 19:10:44 416KB 研究论文
1
 针对帧差分法易产生空洞以及背景减法不能检测出与背景灰度接近的目标的问题,提出了一种将背景减和帧差法相结合的运动目标检测算法。
首先利用连续两帧图像进行背景减法得到两种差分图像,并用最大类间与类内方差比法得到合适的阈值将这两种差分图像二值化,然后将得到的两种二值化图像进行或运算,最后利用图像形态学滤波得到准确的运动目标。
实验结果表明,该算法简单、易实现、实时性强。
1
AES的S盒可以用扩展的欧几里德和费马定理来写,这里我采用费马定理。
要注意的是S盒的求逆过程是在加瓦罗域下进行的,所以里面的所有乘法、除法、加法、减法都是在加瓦罗域下进行。
2024/2/2 5:36:08 8KB AES S盒 费马定理
1
Dais-CMH+/CMH机器上调试在该试验中采用五条机器指令:IN(输入)、SUB(二进制减法)、STA(存数)、OUT(输出)、JMP(无条件转移),整体实现二进制数连续相减的功能。
上机调试实现这五种指令功能。
2024/1/26 22:31:23 179KB 组成原理
1
定点除法运算有两种不同的实现方法,一种是恢复余数法,即在运算过程中,必须先算减法,若余数为正,才知道够减,若余数为负,则知道不够减,不够减时必须恢复原来的余数,以便再继续往下运算。
另一种是不恢复余数法,又称加减交替法,此次设计即是采用加减交替法来实现四位二进制数的定点原码一位除法。
2023/12/22 4:01:48 660KB 加减交替法
1
用verilog语言编写的补码加减法器,其中三位数值为,一位符号位。
2023/12/12 12:08:01 606B 补码四位加减法器,verilogHDL
1
用verilog实现除法器,减少对timing的影响,用减法实现。
适合初学者。
2023/12/2 7:24:16 417KB verilog 除法器 可综合 减法实现
1
共 54 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡