MD5的典型应用是对一段信息(Message)产生信息摘要(Message-Digest),以防止被篡改。
2025/5/3 16:40:31 3KB md5加密 算法防接口篡改
1
昂酷二手车系统是目前最专业的二手车系统具有拍卖销售,卖车,评估等功能,让小公司也有大舞台。
该二手车拍卖系统由昂酷网络有限公司全力打造.一、昂酷二手车系统前端功能
2025/5/1 14:34:44 35.17MB 昂酷二手车系统 v4.6
1
叮叮书店项目的源码是根据清华大学出版社张树明教授所编写的web前端设计基础所进行编写。
2025/4/30 12:55:30 6.61MB HTML CSS web开发 书店项目开发
1
仿1药网的完整项目源码,可以直接拿来使用,交互效果堪比原网站,属于前端的项目,利用接口获取数据,对数据处理
2025/4/30 10:24:42 2.17MB 前端项目 1药网 源码
1
基于webRTC和websocket简单实现多人视频会议功能,前端纯JS代码,后台JAVA代码,主要实现功能暂未考虑效率,测试4人视频会议延迟极低可控制在200毫秒內
2025/4/29 13:34:27 523KB java webSocket webRTC
1
Stapp前端React16,Redux4,路由器4,Webpack4域驱动的文件结构化React/Redux没有CSS框架(最小样式入门)HMR支持脚手架功能(生成CRUD内容)轻松部署GitHub页面发展历程克隆仓库,并安装依赖项gitclonegit@github.com:theaidem/stapp.git./project_namecdproject_name&&yarn启动开发服务器yarnstart在打开应用更改您的代码,启用热重装,请尽情享受)如果您的应用程序可用于API服务器,则应在配置中定义API_ROOT常量
2025/4/26 9:58:50 117KB react redux productivity boilerplate
1
基于Semtech公司开发的Sx1276/1278射频芯片,射频前端参考设计,包括电路图,PCB文件,BOM等,包含不同频段的多种设计
2025/4/25 18:42:33 9.89MB Lora 射频设计
1
达内学子商城项目java码源,包括java代码、前端静态页面、数据库资源
2025/4/24 2:50:13 35.3MB TeduStore 达内 java
1
此为PDF电子书.要源码的见我其他下载资源.总共4个分卷,此为第1个.下全了才能正常解压.国内电子设计界著名教授北航夏宇闻又一力作!本书是《Verilog数字系统设计教程》(第2版)的姊妹篇。
内容简介回到顶部↑VerilogSOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。
本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。
本书通过由浅入深的10个实验,详细地介绍了ModelSim6.0和QuartusⅡ8.1的操作步骤,扼要地介绍了QuartusⅡ8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器NiosⅡ等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。
本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。
为了使阐述的内容更加具体,本教程中的每个实验均选用AlteraFPGA(型号为CycloneⅡEP2C35F672C8)实现,并在革新科技公司专业级实验平台GXSOC/SOPC运行通过。
本书可作为电子信息、自动控制、计算机工程类大学本科高年级学生和研究生的教学用书,亦可供其他工程技术人员自学与参考。
目录回到顶部↑第1讲ModelSimSE6.0的操作 1.1创建设计文件的目录 1.2编写RTL代码 1.3编写测试代码 1.4开始RTL仿真前的准备工作 1.5编译前的准备、编译和加载 1.6波形观察器的设置 1.7仿真的运行控制 总结 思考题第2讲Quartus8.1入门 2.1QuartusⅡ的基本操作知识 2.2QuartusⅡ的在线帮助 2.3建立新的设计项目 2.4用线路原理图为输入设计电路 2.5编译器的使用 2.6对已设计的电路进行仿真 2.7对已布局布线的电路进行时序仿真 总结 思考题.第3讲用Altera器件实现电路 3.1用CycloneⅡFPGA实现电路 3.2芯片的选择 3.3项目的编译 3.4在FPGA中实现设计的电路 总结 思考题第4讲参数化模块库的使用 4.1在QuartusⅡ下建立引用参数化模块的目录和设计项目 4.2在QuartusⅡ下进入设计资源引用环境 4.3参数化加法-减法器的配置和确认 4.4参数化加法器的编译和时序分析 4.5复杂算术运算的硬件逻辑实现 总结 思考题第5讲锁相环模块和SignalTap的使用第6讲QuartusⅡSOPCBuilder的使用第7讲在NiosⅡ系统中融入IP第8讲LCD显示控制器IP的设计第9讲BitBLT控制器IP第10讲复杂SOPC系统的设计本书的结束语附录GXSOC/SOPC专业级创新开发实验平台
2025/4/23 21:32:17 11.44MB Verilog SOPC FPGA
1
100套前端最新静态模板,响应式,全都能使用,炫酷,自适应,总能找到适合你的
2025/4/23 21:23:46 144.55MB 前端 静态 模板
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡