异步清除是指复位信号有效时,直接将计数器的状态清零。
在本设计中,复位信号为clr,低电平有效;
时钟信号时clk,上升沿是有效边沿。
在clr清除信号无效的的前提下,当clk的上升沿到来时,如果计数器原态是9(“1001”),计数器回到0(“0000”)态,否则计数器的状态将加1。
1
本设计制作了一个乒乓球游戏机。
在设计中,系统开发平台为MAX+PLUSII,程序设计语言为VHDL。
设计的乒乓球游戏机能够正确判断与显示乒乓球的位置,并能自动裁判和记分的装置。
本课程设计了乒乓球游戏机程序并进行了程序仿真,从而实现一个完整的乒乓球游戏机。
程序通过调试运行,初步实现了设计目标,可应用于实际的乒乓球游戏比赛中。
本论文对系统的功能设计、实现流程及正确使用都做了详细的描述。
2023/7/24 14:40:42 277KB EDA设计
1
EDA电子琴VHDL设计EDA电子琴VHDL设计EDA电子琴VHDL设计EDA电子琴VHDL设计EDA电子琴VHDL设计EDA电子琴VHDL设计
2023/7/24 6:09:03 130KB 电子琴
1
由本人制作的含有EDA交通灯控制器课程设计,课题内容为:(1)正常情况下保证主干道的畅通;
(2)当步行街道上的行人要穿过主干道时,通过按钮来发出请求;
(3)当有人按下控制按钮时,主干道变为黄灯,设置计数器计时时间为3秒。
(4)3秒过后,主干道变为红灯,计数器继续计时(计时时间为15秒),在15秒内若有人再次按按钮,计数器不重新计时;
(5)步行街道在主干道变为红灯时指示变为绿灯,行人可通行,在行人通行10秒后绿灯闪烁,5秒后主干道变为绿灯,与此同时步行道变为红灯。
(6)在主干道变为绿灯后,必须保证主干道车辆通行时间达到30秒以上,在此期间,行人按钮无效。
30秒过后,若有人再次按下按钮,重复3)的步骤。
2023/7/18 22:28:39 775KB EDA quartus 自助式交通灯 VHDL
1
模拟集成电路EDA技术与设计--仿真与版图实例光盘陈莹梅编著ADS工具的电路实例、Spectre前仿真实例、版图设计及后仿真与版图验证实例等光盘内容说明如下:1.软件部分提供了Cadence公司授权提供的PSPICE学生版安装软件,为软件文件夹中的911pspstu。
安装过程中注意增加勾选电路图编辑选项,安装完毕后在任务栏中点击Schematics选项,就可以生成电路编辑器窗口界面。
2.其余文件夹为各自对应的第2、3、4、6、8章的设计包,在各分层文件夹中有对应的readme说明文件。
3.Hspice部分提供了对应的工艺文件,可以直接在对应的软件中进行仿真。
ADS和Cadence部分由于各种限制原因没有提供工艺文件,需要用户在软件中自己配置工艺文件。
2023/7/12 18:58:05 46.77MB 集成电路 EDA
1
EDA课程设计大全,很多完整的课程设计,很全很有用哦!
1
eda实验报告,质量很高,代码用vhdl编写,其中涉及到了计数器和分频器的编写,以及八位除法器、交通灯、三层电梯的编写,供相关专业同学们参考学习
2023/7/8 8:45:44 2.84MB EDA VHDL 实验报告
1
IARSystems发布的visualState是基于UML状态机的建模工具,允许开发人员在状态机的层次上开发和调试,然后直接生成可用的C代码,尽量减少人工编码引进错误的可能。
对于复杂的逻辑,如果不使用层次状态机来剖析它的复杂性,而试图靠大脑if…else…直接编码,错误是难免的。
嵌入式系统很多用在涉及人身安全的领域,出现错误后果相当严重。
目前,visualState已经用在各种设备的开发中,包括取款机、红外夜视仪、阿帕奇直升机的部件等。
IARSystems还和SCIOPTA达成了合作协议,将IAR的工具和SCIOPTARTOS结合起来,共同聚焦于安全苛求的应用,提供通过国际电工委员会IEC61508标准认证的一站式的解决方案。
创业公司Axilica发布了EDA工具FalconML,帮助工程师从UML到SystemC,然后到FPGA或ASIC实现。
SoC(芯片上系统)的复杂度越来越高,基于C++、加上硬件扩展库的SystemC(http://www.systemc.org)成为新一代的设计语言。
2005年12月,SystemC通过IEEE标准协会的审查,取得IEEE1666标准,更值得我们投入精力去研究它。
《基于状态机的嵌入式系统开发》(21世纪高等学校嵌入式系统专业规划教材)内容简介基于状态机的嵌入式系统开发是当前流行、前景广阔的嵌入式系统开发方法。
本书是基于状态机的嵌入式系统开发的入门指导书,兼顾理论性与实践性,介绍了嵌入式系统及状态机的基础知识,同时加入了生动的实际案例程序。
  本书内容分为3篇。
第1篇为引入篇,介绍状态机建模平台与入门实验;
第2篇为理论与实践篇,主要介绍了UML状态机理论基础、visualSTATE状态机和丁具链、visualSTATE状态机建模案例以及系统整合;
第3篇为创新没汁篇,具体讲述厂将visualSTATE牛成的代码集成到STM32的具体例广ATM取款机设计,并在最后展示了实际中——款车灯系统应用visualSTATE快速建模的过程。
  本书由浅入深,循序渐进,适合刚接触基于状态机的嵌入式系统开发的初学者学习,也可作为大中专院校嵌入式相关专业本科生、研究生的教材,同时还可以作为从事嵌入式系统应用开发工程师的参考书。
2023/7/4 2:10:04 87.27MB visualSTATE 状态机 嵌入式
1
电路设计自动化EDA(ElectronicDesignAutomation)指的就是将电路设计中各种工作交由计算机来协助完成。
如电路原理图(Schematic)的绘制、印刷电路板(PCB)文件的制作、执行电路仿真(Simulation)等设计工作。
随着电子科技的蓬勃发展,新型元器件层出不穷,电子线路变得越来越复杂,电路的设计工作已经无法单纯依靠手工来完成,电子线路计算机辅助设计已经成为必然趋势,越来越多的设计人员使用快捷、高效的CAD设计软件来进行辅助电路原理图、印制电路板图的设计,打印各种报表。
2023/6/30 2:47:48 3.49MB AltiumDesign
1
大学生EDA期末复习笔记
2023/6/28 16:48:01 6.02MB EDA EDA技术 期考 EDA复习
1
共 187 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡