tcl文件描述AODV在NS2下的仿真实现,代码挺好用的,简单明了。
2024/12/3 15:41:29 65KB AODV NS2
1
本文介绍了数字集成电路设计中静态时序分析(StaticTimingAnalysis)和形式验证(FormalVerification)的一般方法和流程。
这两项技术提高了时序分析和验证的速度,在一定程度上缩短了数字电路设计的周期。
本文使用Synopsys公司的PrimeTime进行静态时序分析,用Formality进行形式验证。
由于它们都是基于Tcl(ToolCommandLanguage)的工具,本文对Tcl也作了简单的介绍。
1
产品中使用了它,它占用资源非常的低,在嵌入式设备中,可能只需要几百K的内存就够了。
它能够支持Windows/Linux/Unix等等主流的操作系统,同时能够跟很多程序语言相结合,比如Tcl、PHP、Java等,还有ODBC接口,同样比起Mysql、PostgreSQL这两款开源世界著名的数据库管理系统来讲,它的处理速度.
2024/10/9 19:16:26 255KB sqlite3.exe
1
Tcl解释器-8.6.7forwindows,ActiveTcl-8.6.7.0-MSWin32-x64-404764.exe
2024/8/10 22:51:09 15.2MB Tcl解释器
1
win764位可用keyclone1.9i.1说明首先将解压后的keyclone文件夹放在c:根目录下例:c:\keyclone\1.执行start.bat进行破解,会弹出几个程序2.打开keyclone.exe如果进入界面全部可用,即破解成功3.成功后之前弹的破解程序可以关闭,tcl,privoxy后台进程里还有个wish85都关掉即可下次启动keyclone需要次执行以上1.2.3步骤即可另如果不想keyclone目录放c:目录下只要自己修改start.bat脚本文件里的对应路径即可
2024/8/4 22:46:29 11.53MB keyclone
1
cadence二次发开手册,使用tcl语言。
这个手册使cadence更加智能化。
2024/7/27 22:11:10 3.51MB cadence 二次开发 TCL
1
modelsim10.7文件及方法。
软件查看另一个分享。
Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。
它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
ModelSim10.7可与QuartusII18.0以及VIVADO2018.X版本无缝连接,并且完美支持最新器件型号,例如ZYNQ以及7的开发等。
并且目前FPGA+ARM的ZYNQ方案较为火热,ModelSim10.7更为改方案提供更加便捷的仿真。
2024/7/12 11:52:50 114B 软件
1
使用Tcl操作Excel文件的方法
2024/5/3 14:46:12 1KB tcl execl tcom
1
PYNQ-Z2DPU1.4的Vivado工程,基于Vivado2019.1,里边包含了DPU1.4的IP,创建bd的tcl文件以及创建好的工程。
2024/4/23 20:18:07 53.14MB DPU Xilinx PYNQ
1
用Tcl脚本语言,使用Telnet方式,登录至DUT。
2024/4/17 6:44:18 4KB tcl telnet
1
共 54 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡