完整的课程设计方案包括课程设计文档一篇+项目源码;
本课程设计以C语言开发设计,以VC6.0平台开发;
可以作为C语言、程序设计、高级语言C、C++等课程的大作业;
系统包括货物的录入、出库、查询、修改、是否缺货查询等等,作为一个大作业绰绰有余!!!
1
汇编语言程序开发工具破解版masmforWindows
1
2020年-Python语言程序设计期末大作业(卷1、卷2、卷3),适用专业:计算机应用技术、软件技术、大数据应用技术等专业。
2025/11/13 11:21:35 119KB 期末考试 Python 程序设计 期末大作业
1
Java语言程序设计(基础篇原书第10版)1-10章课后习题代码全
2025/11/12 8:18:02 204KB java 语言程序设计 课后答案
1
C语言初阶课件第1节-初识C语言第2节-分支和循环语句第3节-函数第4节-数组第5节-操作符详解第6节-指针第7节-结构体第8节-实用调试技巧第9节-windows版本git的用法C语言进阶课件第1节-数据的存储第2节-指针的进阶第3节-字符串+内存函数的介绍第4节-自定义类型详解(结构体+枚举+联合)第5节-动态内存管理第6节-文件操作第7节-程序的编译(预处理操作)+链接
2025/11/11 15:36:47 18.02MB c++ 课件 入门课件
1
废话不说了,下面进入正题,学习FPGA经历了这么几个阶段:①、Verilog语言的学习,熟悉Verilog语言的各种语法。
②、FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。
③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosIIIDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosIIC语言程序,调试板子各模块功能。
先来说说第一个阶段,现在主要的硬件描述语言有VHDL,Verilog两种,在本科时老师一般教VHDL,不过现在Verilog用的人越来越多,其更容易上手(与C语言语法比较类似),也更灵活,现在的IC设计基本都用Verilog。
像systemC,systemVerilog之类的应该还在萌芽阶段,以后可能会有较大发展。
鉴于以上原因我选择了Verilog作为我学习的硬件描述语言。
其实有C语言的基础,学起Verilog的语言很简单,关键要有并行的概念,所有的module,assign,always都是并行的,这一点与软件语言有明显不同。
这里推荐几本评价比较好的学习Verilog的书籍:①、《verilog数字系统设计教程》,这本书对于入门是一本很好的书,通俗易懂,让人很快上手,它里面的例子也不错。
但本书对于资源优化方面的编程没有多少涉及到。
②、《设计与验证VerilogHDL》,这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉,呵呵。
学习Verilog其实不用看很多书,基本的语法部分大家都一样,关键是要自己会灵活应用,多做练习。
Verilog语言学了一段时间,感觉自己可以编点东西,希望自己编的程序在板子上运行看看结果,下面就介绍我学习的第二个阶段。
刚开始我拿了实验室一块CPLD的开发板做练习,熟悉QuartusII的各种功能,比如IP的调用,各种约束设置,时序分析,Logiclock设计方法等,不过做到后面发现CPLD的资源不太够(没有内嵌的RAM、不能用SignalTapII,LE太少等),而实验室没有FPGA开发板,所以就萌生了自己做FPGA开发板的意图,刚好Cadence我也学的差不多了,就花了几天时间主要研究了FPGA配置电路的设计,在板子上做了Jtag和AS下载口,在做了几个用户按键和LED,其他的口全部引出作为IO口,电路比较简单,板子焊好后一调就通了(心里那个爽啊...)。
我选的FPGA是cycloneII系列的EP2C5,资源比以前的FPGA多了好几倍,还有PLL,内嵌的RAM,可以试试SignalTapII,用内嵌的逻辑分析仪测试引脚波形,对于FPGA的调试,逻辑分析仪是至关重要的。
利用这块板子我完成了项目中的几个主要功能:RS232通信,指令译码,配置DDS,AD数据高速缓存,电子开关状态设置等,在实践中学习起来真的比平时快很多,用到什么学什么动力更大。
这个时候我主要看的数据有这几本感觉比较好:①、《AlteraFPGA/CPLD设计(基础篇)》:讲解一些基本的FPGA设计技术,以及QuartusII中各个工具的用法(IP,RTL,SignalProbe,SignalTapII,TimingClosureFloorplan,chipEditor等),对于入门非常好。
②、《AlteraFPGA/CPLD设计(高级篇)》:讲解了一些高级工具的应用,LogicLock,时序约束很分析,设计优化,也讲述了一些硬件编程的思想,作为提高用。
③、《FPGA设计指南--器件,工具和流程》:这本书看了他的目录忍不住就买了,这本书讲述了FPGA设计的各个方面,虽然每个方面都是点到为止,但能让你有个整体的概念,了解FPGA的所有设计功能,了解FPGA开发的整个流程。
2025/11/11 0:01:05 131.03MB FPGA 学习 文档 合集
1
Att2008考勤数据修改器易语言源码,需要易语言程序编译后操作
2025/11/10 4:12:30 21KB Att2008 考勤修改器
1
全国计算机等级考试二级C语言程序设计课程视频教程--二级chttps://ke.qq.com/course/1407005?tuin=3aab3bac
2025/11/1 8:13:23 256B 二级c 二级 C语言程序设
1
2019年吉林大学《高级语言程序设计》期末试卷(含答案)
2025/11/1 2:06:29 950KB 程序设计
1
关于运输问题使用说明1. 将单位运价表写入“in.txt”中,格式为:(拿书中P102页作业题为例)#3410220111279202141618152555151510其中,第一行的‘#’表示一个问题的开始,是必须要的;
第二行中的34(中间用空格隔开,后面不能有空格)表示m和n,即单位运价表的行和列;
第三行到第五行10220111279202141618 表示单位运价表;
(中间用空格或TAB隔开) 第六行 15255 表示三个产地的产量;
第七行 5151510 表示四个销地的销量;
2. 程序将会把最有运输方案写在“out.txt”中,(该文件将由程序自动产生);
3. 改程序能解决平衡运输问题和平衡分配问题;
下面是书中部分运输问题和分配问题测试用例:(写入in.txt中)#3410220111279202141618152555151510#343113101928741057493656#348412694753437252610102015#35863755100847639682030302525201020#44210971541481314161141513911111111
2025/10/31 21:42:34 529KB 运筹学 运输问题 分配问题
1
共 373 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡