Girder4.0支持WIN7系统内附接收硬件模块使用说明书!Girder是个能接受几乎是任何计算机输入(键盘、遥控器、网络等等),并利用这些讯号来控制你的计算机,如控制winamp、DVD播放程序,或是关闭计算机。
你可以利用Girder做你想象的到的事情(如果你是个够好的程序设计师…),或许哪一天,你的计算机会在你的控制之下,去泡杯咖啡给你~。
Girder能控制红外线接收装置、各种serial(RS-232)装置等等。
不过,它的弹性,也代表了其实这个程序的复杂度,在使用上或许要先花些时间阅读说明文件
2025/11/16 8:34:58 16.66MB girder 中文 破解 遥控软件
1
Б.П.吉米多维奇数学分析习题集题解第四版全六册,2012年山东出版社。
高清全6册。
花了一下午做好了书签目录。
2025/11/11 22:53:57 72.88MB 吉米多维奇 高清PDF 书签目录 数学
1
废话不说了,下面进入正题,学习FPGA经历了这么几个阶段:①、Verilog语言的学习,熟悉Verilog语言的各种语法。
②、FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。
③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosIIIDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosIIC语言程序,调试板子各模块功能。
先来说说第一个阶段,现在主要的硬件描述语言有VHDL,Verilog两种,在本科时老师一般教VHDL,不过现在Verilog用的人越来越多,其更容易上手(与C语言语法比较类似),也更灵活,现在的IC设计基本都用Verilog。
像systemC,systemVerilog之类的应该还在萌芽阶段,以后可能会有较大发展。
鉴于以上原因我选择了Verilog作为我学习的硬件描述语言。
其实有C语言的基础,学起Verilog的语言很简单,关键要有并行的概念,所有的module,assign,always都是并行的,这一点与软件语言有明显不同。
这里推荐几本评价比较好的学习Verilog的书籍:①、《verilog数字系统设计教程》,这本书对于入门是一本很好的书,通俗易懂,让人很快上手,它里面的例子也不错。
但本书对于资源优化方面的编程没有多少涉及到。
②、《设计与验证VerilogHDL》,这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉,呵呵。
学习Verilog其实不用看很多书,基本的语法部分大家都一样,关键是要自己会灵活应用,多做练习。
Verilog语言学了一段时间,感觉自己可以编点东西,希望自己编的程序在板子上运行看看结果,下面就介绍我学习的第二个阶段。
刚开始我拿了实验室一块CPLD的开发板做练习,熟悉QuartusII的各种功能,比如IP的调用,各种约束设置,时序分析,Logiclock设计方法等,不过做到后面发现CPLD的资源不太够(没有内嵌的RAM、不能用SignalTapII,LE太少等),而实验室没有FPGA开发板,所以就萌生了自己做FPGA开发板的意图,刚好Cadence我也学的差不多了,就花了几天时间主要研究了FPGA配置电路的设计,在板子上做了Jtag和AS下载口,在做了几个用户按键和LED,其他的口全部引出作为IO口,电路比较简单,板子焊好后一调就通了(心里那个爽啊...)。
我选的FPGA是cycloneII系列的EP2C5,资源比以前的FPGA多了好几倍,还有PLL,内嵌的RAM,可以试试SignalTapII,用内嵌的逻辑分析仪测试引脚波形,对于FPGA的调试,逻辑分析仪是至关重要的。
利用这块板子我完成了项目中的几个主要功能:RS232通信,指令译码,配置DDS,AD数据高速缓存,电子开关状态设置等,在实践中学习起来真的比平时快很多,用到什么学什么动力更大。
这个时候我主要看的数据有这几本感觉比较好:①、《AlteraFPGA/CPLD设计(基础篇)》:讲解一些基本的FPGA设计技术,以及QuartusII中各个工具的用法(IP,RTL,SignalProbe,SignalTapII,TimingClosureFloorplan,chipEditor等),对于入门非常好。
②、《AlteraFPGA/CPLD设计(高级篇)》:讲解了一些高级工具的应用,LogicLock,时序约束很分析,设计优化,也讲述了一些硬件编程的思想,作为提高用。
③、《FPGA设计指南--器件,工具和流程》:这本书看了他的目录忍不住就买了,这本书讲述了FPGA设计的各个方面,虽然每个方面都是点到为止,但能让你有个整体的概念,了解FPGA的所有设计功能,了解FPGA开发的整个流程。
2025/11/11 0:01:05 131.03MB FPGA 学习 文档 合集
1
简单的花店设计,拥有基础的前台页面,有导航栏,二级导航,三级导航,登录注册,焦点验证,轮播图等
2025/11/8 18:09:10 4.97MB 花店
1
最近正在学习Qt,根据实际业务需求花了一天的时候制作了一个消息提示框,仿造126邮箱登录的提示。
第一次开源发布代码,还请高手轻拍,并请留下宝贵意见用来完善以及以后制作更多更有趣的插件。
2025/11/7 21:11:16 58KB Qt消息提示框
1
在美国相关机构官网上花50美元购买的文档。
ANSI/VITA62.0ModularPowerSupplyStandard该标准提供了建立电源模块的要求,该电源模块可用于为VPX机箱供电。
该模块将符合VITA48规范中VPX模块定义的标准信封。
2025/11/7 18:58:03 4.22MB VPX VITA 电源
1
海思EC2108“死砖复燃”全过程图解我的海思EC2108由于刷机时停电,造成“死砖”,(详情:刷固件时停电,彻底杯具了。
(在iptv的帮助下已经修复了,耶!)http://www.freedmx.net/forum.php...4&fromuid=33375),现将修砖过程整理GX,给大家提供参考。
1、准备过程:购买TTL刷机板,可以淘宝“TTL线”,搜出一堆,我买的是最便宜那种,PL2303HX,价格是5.8元,同时买了6根杜邦线,加运费一共花了14.7元。
2025/11/6 4:21:36 3.7MB 海思EC2108
1
亲身安装并测试成功的...花了好大汗水的!!
2025/11/6 1:54:19 2KB sendmail
1
没别的,我从csdn上下载下来的,花了15个币,我现在设置到最低2个币,因为无法0币。
希望平等获取。
2025/11/4 11:58:32 5.45MB Outlier Analysis 2nd Edition.pdf
1
编译原理期末试题(8套含答案+大题集)百度文库花重金下载到的
2025/11/3 13:16:49 1.57MB 编译原理 试题和答案
1
共 788 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡