本书主要介绍非高斯信号处理(包括基于高阶统计量和分数低阶统计量的信号处理)的理论、方法及其应用。
全书分为9章,内容包括:高斯过程与二阶统计量,高阶累积量和高阶谱,Alpha稳定分布与分数低阶统计量,基于以上信号的处理方法,基于分数低阶统计量数字信号处理的应用等。
第1章绪论1.1预备知识1.1.1信号与信号处理的概念1.1.2随机变量及其分布1.1.3随机信号及随机过程1.1.4统计信号处理的原理与方法1.2矩理论简介1.2.1矩及统计量的概念1.2.2二阶统计量及基于二阶统计量的信号处理1.2.3高阶统计量及基于高阶统计量的信号处理1.2.4分数低阶统计量及基于分数低阶统计量的信号处理1.3非高斯信号处理的发展参考文献第2章高斯分布与高斯过程2.1高斯分布2.1.1中心极限定理2.1.2高斯分布律2.2高斯过程参考文献第3章基于二阶统计量的信号处理方法3.1基本估计理论3.1.1最小二乘估计3.1.2线性最小方差估计3.1.3最小方差估计3.1.4最大似然估计3.1.5最大后验概率估计3.2维纳滤波与卡尔曼滤波3.2.1连续信号的维纳滤波3.2.2离散维纳滤波3.2.3卡尔曼滤波3.3参数模型功率谱估计3.3.1平稳随机信号的参数模型3.3.2AR模型功率谱估计3.3.3MA模型功率谱估计3.3.4ARMA模型功率谱估计3.4自适应数字滤波器3.4.1横向LMS自适应数字滤波器3.4.2递推自适应数字滤波器3.4.3自适应格型数字滤波器3.4.4递归型自适应数字滤波器参考文献第4章高阶累积量和高阶谱4.1高阶矩和高阶累积量4.1.1高阶累积量和高阶矩的定义4.1.2高阶累积量和高阶矩的关系4.1.3高阶矩和高阶累积量的性质4.1.4平稳随机过程的高阶矩和高阶累积量4.1.5随机过程的互累积量4.2随机过程的高阶累积量谱和高阶矩谱4.2.1累积量谱和高阶矩谱的定义4.2.2累积量谱的特例4.2.3k阶相干函数和互累积量谱4.3高阶谱估计的非参数方法4.3.1直接法4.3.2间接法4.4非高斯过程与线性系统4.4.1非高斯白噪声过程4.4.2非高斯白噪声过程与线性系统参考文献第5章基于高阶统计量的信号处理方法5.1基于高阶统计量的系统辨识5.1.1非最小相位系统5.1.2基于高阶统计量的系统辨识5.1.3高阶统计量用于MA系统辨识5.1.4高阶统计量用于非因果AR模型辨识5.1.5ARMA模型参数估计方法5.2有色噪声中的信号提取5.2.1复信号累积量的定义5.2.2谐波过程的累积量5.2.3高斯有色噪声中的谐波恢复5.2.4非高斯有色噪声中的谐波恢复5.3基于高阶累积量的参数模型阶数的确定参考文献第6章高阶统计量在信号处理中的应用6.1基于高阶累积量的自适应信号处理6.1.1基于高阶累积量的自适应FIR算法6.1.2基于累积量的MMSE准则6.1.3RLS自适应算法6.2高阶统计量在独立分量分析中的应用6.2.1问题的数学描述6.2.21CA问题的解法6.3基于高阶累积量的时间延迟估计6.3.1基于双谱估计的时延估计6.3.2基于互双倒谱的时延估计6.3.3自适应时延估计方法参考文献第7章Alpha稳定分布与分数低阶统计量7.1历史回顾7.1.1历史回顾7.1.2发展动因7.2Alpha稳定分布的概念7.2.1a稳定分布的概念7.2.2a稳定分布的几种特殊情况7.2.3广义中心极限定理7.2.4a稳定分布的性质7.2.5a稳定分布的概率密度函数7.2.6多变量O稳定分布7.2.7对称O稳定分布随机信号(随机过程)7.3分数低阶统计量7.3.1分数低阶矩7.3.2负阶矩7.3.3零阶矩7.3.4a稳定分布过程的分类7.3.5用于脉冲特性信号建模的其他分布7.4共变及其应用7.4.1共变的概念7.4.2共变的主要性质7.4.3共变在线性回归中的应用7.4.4复SaS分布的共变7.5对称Alpha稳定分布的参数估计7.5.1最大似然估计方法7.5.2基于样本分位数的参数估计方法7.5.3基于样本特征函数的参数估计方法7.5.4无穷方差的检验7.5.5基于负阶矩的方法7.5.6计算机模拟中的若干问题参考文献第8章基于分数低阶统计量的信号处理8.1稳定分布的参数模型方法8.1.1最
2026/1/11 15:04:25 4.09MB 统计信号 非高斯 信号处理 应用
1
包含以上所有资料DDSAD9850AD9851原理图串行程序并行程序目录1DDS简介1.1产品简介1.2参考资料2DDS的基本概念2.1DDS概述2.2DDS工作原理2.3DDS有关名词解释3具体应用问题3.1DDS没有输出,怎么办3.2哪些DDS能直接用晶体提供时钟,哪些不能3.3Update更新信号如何控制?3.4DDS的扫频功能如何实现3.5DDS输出级滤波器如何设计3.6DDS发烫,是否正常3.7DDS对输入时钟有什么要求3.8AD9910的时钟输入需要注意什么?3.9DDS时钟输入,DAC输出能否使用单端模式?电路该如何接3.10DDS评估板上分别有2个变压器或2个巴伦(Balun)有什么用处3.11DDS评估板上端接电阻为50欧,为何变压器的参数是在75欧标定的?3.12ADT1-1WT的原副边是否可以互换使用3.13如何同步多片DDS芯片的输出3.14DDS输出端DAC为电流输出,怎么转换为电压,有什么限制3.15DDS的AGND,DGND应该怎样连接,接模拟地还是数字地3.16有些DDS评估板上的MC100LVEL16的用途是什么?3.17AD7008已经停产,有什么可以替代3.18如何确定DDS寄存器的值3.19DDS的评估板软件对操作系统有什么要求3.20DDS除了正弦波,还能产生别的波形么3.21用DDS有什么好处3.22ADI的DDS捷变频能力为多少3.23有无DDS的参考程序代码3.24如何使用DDS进行幅度调制3.25如何用AD5930来产生一个单频信号3.26为什么DDS输出的幅度会随频率的增加而减小3.27DDS输出电压的幅度如何计算3.28应该用什么样的仪器来调试DDS3.29输出杂散较大,怎么办
2026/1/11 13:47:53 7.15MB DDS AD9850 AD9851
1
特权同学图书《XilinxFPGA伴你玩转USB3.0与LVDS》扫描版。
编辑推荐(1)《XilinxFPGA伴你玩转USB3.0与LVDS》基于XilinxArtix-7FPGALVDSUSB3.0的硬件开发平台,提供有丰富的例程讲解:从基础的FPGA入门实例到基于FPGA的UART、DDR3、LVDS、USB3.0传输实例。
(2)《XilinxFPGA伴你玩转USB3.0与LVDS》提供一站式入门学习方案:板级设计、软件工具和相关驱动安装、丰富的例程讲解,让读者快速掌握FPGA各种片内资源的应用以及接口时序的设计。
内容简介本书主要使用Xilinx公司的Artix7FPGA器件(引出自带的LVDS接口)和Cypress公司的USB3.0控制器芯片FX3,以及一些常见的DDR3存储器、UART电路、扩展接口等,由浅入深地引领读者从板级设计、软件工具、相关驱动安装到基础的FPGA实例,从基于FPGA的UART、DDR3、USB3.0、LVDS传输实例入手,掌握FPGA各种片内资源的应用以及接口时序的设计。
本书基于特定的FPGA开发平台,既有足够的理论知识深度进行支撑,也有丰富的例程进行实践讲解,并且穿插着笔者多年FPGA学习和开发过程中的各种经验和技巧。
对于希望基于FPGA实现USB3.0和LVDS开发的工程师,本书提供的很多实例都是很好的参考原型,可以帮助其实现快速系统原型的开发。
目  录Contents目录第1章FPGA、USB与LVDS概述1.1FPGA发展概述1.2FPGA的优势1.3FPGA应用领域1.4FPGA开发流程1.5USB接口概述1.6LVDS接口概述第2章实验平台板级电路详解2.1板级电路整体架构2.2电源电路2.3FPGA时钟与复位电路2.3.1FPGA时钟晶振电路2.3.2FPGA复位电路2.4FPGA配置电路2.5FPGA供电电路2.6DDR3芯片电路2.7UART芯片电路2.8LVDS接口电路2.9USB3.0控制器FX3电路2.10其他接口电路2.11FPGA引脚定义第3章软件安装与配置3.1Xilinx账户注册与Vivado软件下载3.1.1Xilinx账户注册3.1.2Vivado下载3.2Vivado安装与免费License申请3.2.1Vivado安装3.2.2免费License申请3.3文本编辑器Notepad安装3.4Vivado中使用Notepad的关联设置3.5串口芯片驱动安装3.5.1驱动安装3.5.2设备识别3.6USB3.0控制器FX3的SDK安装3.7USB3.0控制器FX3的驱动安装3.7.1PC与开发板的USB3.0连接3.7.2PC与USB连接3.7.3USB3.0控制器FX3驱动安装XilinxFPGA伴你玩转USB3.0与LVDS第4章第一个例程与FPGA的下载配置4.1流水灯实例4.1.1功能概述4.1.2新建Vivado工程4.1.3创建工程源码、约束和仿真文件4.1.4功能仿真4.1.5编译4.2Xilinx7系列FPGA配置概述4.2.1不同配置模式的选择4.2.2FPGA配置比特流的大小4.2.3FPGA加载配置方式选择4.2.4配置引脚功能定义4.3XADC温度监控界面4.4bit文件的FPGA在线烧录4.5mcs文件的QSPIFlash固化4.5.1FPGA配置设置选项4.5.2生成mcs文件4.5.3下载mcs件第5章基础外设实例5.1拨码开关的LED控制实例5.2PLL配置实例5.3用户自定义IP核5.3.1创建IP核5.3.2移植IP核5.3.3配置、例化IP核5.4UART的loopback实例5.4.1功能概述5.4.2代码解析5.4.3板级调试5.5MicroBlaze的HelloWorld实验5.5.1功能概述5.5.2MicroBlaze系统IP核配置5.5.3MicroBlaze处理器软件工程创建5.5.4板级调试第6章基于FPGA的DDR3存储器控制实例6.1DDR3IP核配置与仿真6.1.1DDR3IP核概述6.1.2DDR3IP核配置6.1.3DDR3IP核仿真6.2基于在线逻辑分析仪监控的DDR3数据读/写6.2.1功能概述6.2.2DDR3控制器IP接口时序解析6.2.3代码解析6.2.4在线逻辑分析仪配置
2026/1/9 12:32:23 85.68MB Xilinx FPGA 特权同学 USB3.0开发
1
本文主要介绍Grails和Maven集成。
Grails2.1版本以后,对Maven的集成有了很大的改进。
本文通过实例讲述Grails与Maven集成的各种方法,使读者可以学会使用Maven对Grails项目进行构建。
Grails简介:Grails是一个开源的Web开发框架,它采用动态语言Groovy进行开发,并且可以和用Java开发的项目进行集成。
Grails充分体现了约定优于配置的原则,将项目的配置减到最低。
目前主流的JavaWeb框架都过于复杂,如Structs、Spring、Webwork,这些框架的用户都需要编写和维护许多配置文件,并且用这些框架的项目写法各有不同,没有统一的标准。
Gr
2025/12/30 13:04:09 337KB Grails与Maven集成
1
目 录1引 言 12系统概述 22.1系统开发背景 22.2系统开发的意义 22.3系统设计目标 22.4系统设计的特点 32.5系统设计思想 33系统开发工具 43.1JSP程序设计语言介绍 43.1.1JSP概述 43.1.2JSP的特点 43.2JAVA程序设计语言介绍 53.2.1Java概述 53.2.2Java的特点 53.2.3JavaBean 53.3TOMCAT 63.4MYSQL 63.4.1MySQL的简介 63.4.2MySQL的特点 63.4.3MySQL服务器工作方式 73.5ECLIPSE 74数据库设计 84.1数据库表的设计 84.1.1用户信息表(users) 84.1.2管理员信息表(admin) 84.1.3商品信息表(goods) 84.1.4商品类别表(sort) 94.1.5订单表(orders) 94.1.6留言表(leaveLanguage) 104.2数据库ER图 105系统的功能分析 115.1系统总体结构 115.2前台功能分析 125.3后台功能分析 136系统的设计与实现 146.1前台主要页面设计与实现 146.1.1系统前台的流程分析 146.1.2系统首页 156.1.3用户注册/登录 166.1.4商品信息 196.1.5购物车 206.1.6在线留言 216.2后台主要页面设计与实现 236.2.1管理员登录 236.2.2用户信息管理 247系统的安装与测试 267.1系统运行环境的搭建 267.1.1构建JSP运行环境 267.1.2构建JSP开发环境 267.2系统测试 277.2.1系统测试目标 277.2.2系统的具体测试 277.2.3系统测试总结 27结论 28参考文献 29致谢 30
2025/12/27 6:37:31 1.5MB JSP 网上花店 管理系统 毕业论文
1
GDAL调整图像亮度之百分比截断拉伸。
简介百分比截断拉伸原理,以及验证过的核心代码,相关注释,效果图
4.65MB GDAL 拉伸 栅格
1
**XilinxISE工具简介**XilinxISE(IntegratedSoftwareEnvironment)是Xilinx公司开发的一款综合设计环境,用于实现FPGA(Field-ProgrammableGateArray)和CPLD(ComplexProgrammableLogicDevice)的设计、仿真、综合、布局布线等全流程工作。
这个工具集为数字逻辑设计者提供了强大的功能,使得在硬件描述语言(如VHDL或Verilog)中设计复杂的数字系统变得更为便捷。
**版本范围:ISE11.x至ISE12.1**本资源涵盖了ISE工具的11.x到12.1版本的通用许可证,这表明它支持多个不同版本的软件。
每个版本都有其独特的特性和改进,例如:-ISE11.x:引入了更高效的功耗管理工具,支持更广泛的Xilinx器件,并优化了设计流程。
-ISE12.1:进一步提升了综合速度,增强了对SystemVue设计导入的支持,同时改善了设计的可移植性和优化。
**全功能与部分IP**"全功能"意味着这个许可证允许用户使用ISE工具的所有核心功能,包括设计输入、逻辑综合、时序分析、物理实现等。
同时,"包括部分IP"表示此许可证还涵盖了一些Xilinx提供的知识产权(IP)核,这些核是预先设计好的功能模块,可以加速特定功能的实现,如串行通信接口、内存控制器等。
然而,需要注意的是,不是所有XilinxIP都包含在内,可能需要额外购买某些高级或专用的IP核。
**Xilinx全球代理——安富利**安富利(Avnet)是全球知名的电子元件和解决方案分销商,也是Xilinx的官方代理之一。
通过安富利获得的这个许可证,用户可以确信其合法性与可靠性,同时也可能享受到了良好的技术支持和服务。
**许可证文件:license_ISE_11_to_12_AVNET.lic**这个压缩包中的"license_ISE_11_to_12_AVNET.lic"文件是激活ISE工具的关键。
许可证文件通常包含了序列号、授权使用的硬件信息以及软件功能的解锁码。
在安装并启动ISE后,需要正确配置这个许可证文件,才能使软件在指定的版本范围内正常工作并启用所有授权的功能和IP。
**使用注意事项**1.**兼容性**:确保您的电脑硬件和操作系统与ISE版本兼容,因为不同版本的ISE可能有特定的系统需求。
2.**安装过程**:在安装ISE时,需要按照官方指南正确安装,并在指定位置放置许可证文件。
3.**许可证激活**:安装完成后,需在软件中加载许可证文件,进行激活。
4.**更新与维护**:尽管这是一个全功能的许可证,但应及时关注Xilinx的更新,以获取最新的工具补丁和IP更新。
5.**法律条款**:使用该许可证应遵循Xilinx的许可协议,未经授权的分发或商业使用可能会引起法律问题。
这个资源对于那些需要在多个ISE版本间切换的开发者来说非常有用,无论是学习还是项目开发,都可以享受到XilinxISE的完整功能。
同时,通过正规渠道获得的许可证也确保了设计的安全性和合法性。
2025/12/26 15:33:43 1KB ISE11.x ISE12.1 Xilinx
1
从flue模拟的简介开始,包含fluent求解器基础;
gambit网格划分;
fluent求解流程;
fluent边界条件讲解;
fluent湍流模型、传热模型、多相流和反应流模型,此外还包含求解器设置、fluent动网格设置以及fluent的一些物理模型。
1
本网站实现的功能有简介,购物车,各种信息浏览功能以及后台管理功能,前台登录名可以是:zhangsan,密码:123456;
后台登录名:admin;
密码:111111。
本网站使用的技术是java+ssh框架+mysql。
2025/12/24 0:50:10 25.84MB 网站 设计 实现
1
本资源主要对矩阵分解中的LU分解、LDL’分解、乔列斯基分解,以及无约束最优化领域中的最速下降法、牛顿法、拟牛顿法的原理、步骤和算法进行了简要介绍,并对各种方法进行了Matlab编程实验,得到了较好的结果。
本资源包含了《矩阵分解及无约束最优化方法的原理和应用简介》文档以及其中用到的全部Matlab代码,非常适合初学者进行研究和学习。
2025/12/23 14:27:07 164KB 无约束优化
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡