FPGA串口模块,原创作者为CrazyBingo,在《FPGA案例技巧与开发实例详解》中的串口模块基础上改造,加入串口缓冲区FIFO,无须关心使能信号。
已在Nexys4DDR开发板上验证,开发环境为Vivado2015.4
2024/6/5 17:34:28 21.17MB FPGA 串口 FIFO
1
鄙人自行编写的DDR2的读写例程。
此工程使用Vivado2015.4在Nexys4DDR上实现。
2024/3/30 12:27:45 121KB MIG 嵌入式 Vivado Xilinx
1
基于xilinxnexys4的电子琴xps工程。
外接ps2键盘来实现演奏。
工程包含底层硬件平台,以及sdk的软件c语言代码。
可以运行。
对于初学者有些参考价值。
2024/2/25 19:07:18 6.1MB nexys4
1
与教程--FPGA底子入门【13】开拓板USB键盘抑制,教你做硬核键盘侠--响应的源代码。
根目录搜罗:1.相关文档,nexys4ddr_rm.pdf是开拓板文档;
PS2Mouse.pdf是介绍PS2接口的文档2.src/搜罗齐全源代码3.usb_keyboard/搜罗Vivado工程文件,其中的bit文件能够直接用来烧写开拓板
2023/3/25 11:22:55 1.46MB FPGA FPGA入门 FPGA基础 USB
1
针对Win8/Win8.1/Win10中,Vivado例化MIG核时报错退出的情况,笔者在此为大家提供一个DDR的模板工程。
此工程目标开发板是Nexys4DDR,并且已经包含相应的DDR2IP核。
各位可以根据实际使用需要更改参数或者例化DDR3、LPDDR2的IP核。
2023/2/12 18:16:15 64.88MB Xilinx Vivado DDR
1
硬件课设选择了基于Nexys4开发板的小车课题,也是想以此来锻炼自己并积累一些有关于FPGAVerilogHDL方面的知识和经验。
算是自己接触的第一个硬件工程吧,最终结果出来后自己还是比较满意的,这个是其总结文档。
2018/9/10 17:20:46 2.97MB 智能小车
1
(含源码及报告)本程序分析了自2016年到2021年(外加)每年我国原油加工的产量,并且分析了2020年全国各地区原油加工量等,含饼状图,柱状图,折线图,数据在地图上显示。
运转本程序需要requests、bs4、csv、pandas、matplotlib、pyecharts库的支持,如果缺少某库请自行安装后再运转。
文件含6个excel表,若干个csv文件以及一个名字为render的html文件(需要用浏览器打开),直观的数据处理部分是图片以及html文件,可在地图中显示,数据处理的是excel文件。
不懂可以扫文件中二维码在QQ里面问。
2022/9/30 16:31:44 29.75MB 爬虫 python 源码软件 开发语言
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡