mc1496模拟乘法器设计基本调幅电路,是通信专业课程设计
2024/6/30 2:58:04 521KB mc1496 课程设计
1
计算机组成原理课程设计-阵列乘法器设计与实现带报告与代码
1
乘法器双边带调幅multisim仿真
2024/6/21 9:43:43 251KB multisim 乘法器 双边带调幅
1
Booth乘法器及测试8*8bitbooth乘法器及测试modulemultiplier(prod,busy,mc,mp,clk,start);output[15:0]prod;//shortforproductoutputbusy;input[7:0]mc,mp;//multiplicandmultipierinputclk,start;reg[7:0]A,Q,M;regQ_1;reg[3:0]count;
2024/5/13 16:18:36 3KB Booth乘法器
1
fpga8位乘法器verilogHDL源代码;
带有tstbench文件
2024/5/6 5:09:43 4.4MB verilog HDL fpga
1
使用verilog实现了设计了一个符合IEEE标准的32位单精度浮点数乘法器,并使用Modelsim进行仿真。
2024/5/3 20:25:36 5.89MB verilog fpga IEEE754 浮点数乘法器
1
模拟乘法器,完成调幅解调,分频混频功能进行电路设计、并用EWB,multisim或Pspice或ADS软件进行电路仿真和电路调试。
至少实现如下功能:a)单音普通调幅波,调制度可调;
双边带调幅波。
b)混频功能c)二倍频。
d)自行设计其他功能
2024/4/27 1:50:09 262KB 模拟乘法器 调幅解调
1
适合新手学习verilogHDL语言。
并附有testbench文件,共新手学习使用。
适合新手学习verilogHDL语言。
并附有testbench文件,共新手学习使用。
2024/3/25 9:41:33 2KB testbench+ve HDL 16位乘法器
1
本教程适用初学者快速掌握SystemVIew工具,包含以下几章:第1章SystemView的功能与使用简介1.1SystemView简介1.2SystemView的用户环境1.2.1设计窗口1.2.2图标库1.2.3图标定义1.3系统定时1.4基本使用1.4.1基本系统的搭建1.4.2分析窗口1.4.3接收计算器1.4.4全局参数连接1.4.5可变参数设计1.4.6与外部文件的接1.4.7动态探针功能1.4.8自动程序生成(APG)功能第2章用SystemView实现滤波器设计2.1各种类型的滤波器设计2.1.1FIR滤波器设计2.1.2Analog模拟滤波器设计2.1.3Communication通信滤波器设计2.1.4用户自定义型滤波器的设计2.1.5直接输入系数设计2.2下载到硬件级第3章SystemView的图标库3.1基本库3.1.1信号源库3.1.2子系统库3.1.3加法器图标3.1.4子系统I/O图标3.1.5算子库3.1.6函数库3.1.7乘法器库3.1.8观察窗库3.2专业库3.2.1通信库3.2.2DSP库3.2.333扩展库3.3.1CDMA库3.3.2数字视频广播DVB库3.3.3自适应滤波器库第4章SystemView调用其它工具4.1用户代码库的调用4.2与仿真工具Matlab的接口
2024/2/1 22:19:53 3.23MB SystemVIew 通信系统仿真
1
小功率调幅发射机的设计制作,MC1496乘法器的典型应用,高频功放,音频功放的设计制作。
2024/1/27 13:09:32 1.43MB 调幅发射机 高频功放
1
共 49 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡